- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本公开提出了一种基于边沿控制的降低脉冲信号抖动方法及系统,方法包括:采用固定的采样率,根据脉冲的频率控制字,通过累加的方式实时生成数字脉冲信号的相位信息序列;根据相位信息序列与脉冲的占空比控制字生成数字脉冲序列;对数字脉冲序列的边沿进行调节;将边沿调节后的数字脉冲序列进行数字平均运算,获得新的数字脉冲序列,将新的数字脉冲序列进行数模转换输出脉冲信号。通过实时边沿数值控制和实时数字平均方法,针对FPGA与DAC能力范围内的任何频率、任何占空比的脉冲信号,无需提升或改变采样率,可以实现对任何采样率下
(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号 CN 110768647 A
(43)申请公布日
2020.02.07
(21)申请号 20191
原创力文档


文档评论(0)