数字电路第五章 锁存器 触发器.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路第五章 锁存器 触发器;教学基本要求;第5章 锁存器和触发器;;5.2 锁存器;S;;例5.2.1 图5.2.1(a)中基本RS锁存器的S、R端的输入波形如图5.2.3虚线上边所示,试画出Q和 Q 的波形。;第九页,共六十二页,2022年,8月28日;① 电路结构;③逻辑表达式; 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。; 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。;2 、逻辑门控SR锁存器;Q; D锁存器;2、传输门控D锁存器;;3、D锁存器的动态特性;4、典型集成电路;表5.2.4 74HC/HCT373的功能表;5.3 触发器;5.3.1 主从触发器;2、工作原理;2、工作原理;4、典型集成电路;;;(1)CP=0时,触发器的状态不变。可接收信 号D。 ;;;3、工作原理;同时:;触发后的输出状态为:;4、典型集成电路;4、典型集成电路;H;5.3.4 触发器的动态特性;5.4 触发器的逻辑功能;;;例5.4.1 设下降沿触发的JK触发器时钟脉冲和J、K信号的波形如图中虚线上部所示,试画出输出端Q的波形,设触发器的初始状态为0。;;4、T’触发器;;六、D触发器功能的转换;2、D触发器构成T触发器;(1)锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元。;作 业;第五章习题课;;保持 保持 0 1 不确定; 5.2.4 图题5.2.3所示锁存器的E、R、S端的输入信号波形如图题5.2.4所示,试画出Q和Q端的波形,设初态Q=0。 ;解:从初态Q=0开始,按照图题5.2.4所示波形,根据图5.2.3功能表,推导出输出端Q和Q的波形,如图题解5.2.4所示。;解:由教材P215功能表,先用传送模式,LE=1,更新状态,然后LE=0把新状态锁存。设计电路如图(a),要求的波形如图(b)。; ; ; 5.4.7 逻辑电路如图题所示,已知CP和A的波形,画出触发器Q端的波形。设触发器的初始状态为0。; 5.4.10 逻辑电路和输入信号波形如图题所示,画出各触发器Q端向波形。设触发器的初始状态均为0。; ↑ 0 1 0;归纳:基本锁存器、门控SR锁存器、门控D锁存器、主从触发器和边沿触发器触发翻转的特点。;(5)边沿触发器(非主从触发器):其状态仅取??于CP信号触发沿到达时输入端信号的逻辑状态,而在这以前或以后,输入信号的变化对触发器的状态没有影响。数字电路第五章 锁存器 触发器;教学基本要求;第5章 锁存器和触发器;;5.2 锁存器;S;;例5.2.1 图5.2.1(a)中基本RS锁存器的S、R端的输入波形如图5.2.3虚线上边所示,试画出Q和 Q 的波形。;第九页,共六十二页,2022年,8月28日;① 电路结构;③逻辑表达式; 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。; 例5.2.2 运用基本RS锁存器,消除机械开关触点抖动引起的脉冲输出。;2 、逻辑门控SR锁存器;Q; D锁存器;2、传输门控D锁存器;;3、D锁存器的动态特性;4、典型集成电路;表5.2.4 74HC/HCT373的功能表;5.3 触发器;5.3.1 主从触发器;2、工作原理;2、工作原理;4、典型集成电路;;;(1)CP=0时,触发器的状态不变。可接收信 号D。 ;;;3、工作原理;同时:;触发后的输出状态为:;4、典型集成电路;4、典型集成电路;H;5.3.4 触发器的动态特性;5.4 触发器的逻辑功能;;;例5.4.1 设下降沿触发的JK触发器时钟脉冲和J、K信号的波形如图中虚线上部所示,试画出输出端Q的波形,设触发器的初始状态为0。;;4、T’触发器;;六、D触发器功能的转换;2、D触发器构成T触发器;(1)锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元。;作 业;第五章习题课;;保持 保持 0 1 不确定; 5.2.4 图题5.2.3所示锁存器的E、R、S端的输入信号波形如图题5.2.4所示,试画出Q和Q端的波形,设初态Q=0。 ;解:从初态Q=0开始,按照图题5.2.4所示波形,根据图5.2.3功能表,推导出输出端Q和Q的波形,如图题解5.2.4所示。;解:由教材P215功能表,先用传送模式,LE=1,更新状态,然后LE=0把新状态锁存。设计电路如图(a),要求的波形如图(b)。

文档评论(0)

xiaolan118 + 关注
实名认证
内容提供者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档