- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
XXXXPLD习题集(含参照答案)数字系统设计
第1章练习1.1名词解释
可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程逻辑器件可编程
采用HDL描绘,自顶向下,开放标准,完整的设计库1.3。什么是自顶向下的设计方法?(P4)
1.4数字系统的实现是什么?每种方法的优缺点是什么?
74LS系列/4000系列惯例逻辑门的设计:设计困难,调试复杂。
采用可编程器件设计,如可编程逻辑器件/可编程门阵列。HDL描
述,设计难度小,
调试和仿真方便,开发成本低,但单位成本高,适合
应用专用集成电路设计的小批量应用:设计掩膜成本高,适合
1.5大批量应用什么是IP复用技术?知识产权检查在EDA技术应
用和发展中的意义是什么?(P5)
IP是一种可重用的功能设计,能够节俭设计时间,缩短开发周期,
防止重复劳动,为大规模的片上系统设计提供开发基础和平台。
1.6用硬件描绘语言设计数字电路有什么优点?
的优点:可用于描绘行为级、RTL级和门级电路,也可用于功能模
拟时序剖析,而不论过程怎样。
1.8鉴于现场可编程门阵列/可编程逻辑器件的数字系统设计过程
波及哪些步骤?(P8图1.7)
1.9什么是合成?什么是常有的综合工具?
HDL?RTL?门的高度?1991.10年的功能模拟和计时模拟有什么
不同?
功能模拟不考虑器件延迟,但时序剖析必须考虑不同器件中物理信号的延迟。
1.11数字逻辑设计描绘分为几个层次并拥有什么特点
1.12,为什么任何组合逻辑电路都能够用通用“与”阵列或阵列组合
来实现
能够表示为布尔代数方程。产品术语的总和表示1.13可编程门阵
列和可编程逻辑器件在实现或内部构造上的主要区别。
查找表,AND或array
1.14VerilogHDL和计算机编程语言主要不同于
(描绘并行电路行为或构造,描绘串行指令流)
1.15简要描绘“逻辑综合”的功能
1.16数字系统描绘的层次和特点是什么,用硬件描绘语言设计数字
电路的优点是什么?
第2章练习
2.1从器件或阵列编程构造的角度来看,PROM、PLA、PAL和GAL
之间的构造差别是什么?
2.2说了然PAL和GAL输出单元的特点,以及怎样实现可编程组
合电路和时序电路?
PAL和GAL输出单元都有一个触发器,当实现组合逻辑时,该触
发器被旁路;当准时为单通道时,
从触发器输出信号
2.3鉴于产品术语的可编程逻辑器件构造特点简介?
PAL和GAL是可编程积项,或固定阵列的PLD器件,
到或门的积项是固定的,大大简化了鉴于查找表可编程逻辑构造
的器件设计算法2.4的原理。鉴于产品术语和查找表的
P31
文本解释
2.5构造的优点和缺点是什么?
合用于设计一些鉴于乘积项的逻辑电路,也合用于设计鉴于查找
表构造的小电路规模的数据电路。电路规模大,在逻辑电路设计中会
存在延迟不确定性等问题。
2.6可编程逻辑器件和可编程门阵列有什么显然的构造差别,它们
各自的特点是什么?
可编程逻辑器件可根据产品条款进行编程。它合用于设计一些逻
辑电路。电路规模较小的现场可编程门阵列鉴于查找表。在适合设计
大规模数据系统的
2.7现场可编程门阵列器件中,存储块的作用是什么?
现场可编程门阵列存储器用于存储对应于每个逻辑输入的待输出逻辑真值表2.8简要说明JTAG边界扫描的观点和功能
2.9现场可编程门阵列配置、可编程逻辑器件编程观点及其异同简
介
第3章练习
3-1鉴于QuartusII软件,用D触发器设计了二分频电路,并进行
了波形仿真。在此基础上,设计了4分频和8分频电路,并进行了波
形仿真。
3-2鉴于QuartusII软件,用7490设计了一个简单的能够计时(12小时)、计分(60分钟)和计秒(60秒)的数字时钟电路。设计过程如下:
(1)首先用四开二的原理图输入法和7490连结含进位输出的模60
计数器,并进行仿真。如果函数正确,它将生成一个组件;
(2)将7490连结到模块12的计数器进行模拟,如果功能正确,则
生成一个组件;(3)将上述两个零件连结成一个简单的数字时钟电路,
能够计时、计分和计数秒。计数12小时后,系统将消除时钟并再次
开始计数。
(4)能够在实现上述功能的基础上进一步增加其他功能,如准时功
能、随意调整小时和分钟信号的能力、增加每小时时间功能的能力等。
鉴于QuartusII软件,
3-3使用74161设计了一个
原创力文档


文档评论(0)