- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四位全加器的 VHDL/VerilogHDL 实现
加法器的分类
(一)半加器
能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。或:只考虑两个一位二进制数的相加,而不考虑来自低位进位数的运算电路,称为半加器。图1为半加器的方框图。图2为半加器原理图。其中:A、B 分别为被加数与加数,作为电路的输入端;S 为两数相加产生的本位和,它和两数相加产生的向高位的进位 C 一起作为电路的输出。
根据二进制数相加的原则,得到半加器的真值表如表1所列。
信号输入
信号输出
A
B
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
表1 半加器的真值表
由真值表可分别写出和数 S,进位数 C 的逻辑函数表达式为:
(1)
C=AB (2)
由此可见,式(1)是一个异或逻辑关系,可用一个异或门来实现;式(2)可用一个与门实现。仿真结果如图3所示:
图3 半加器仿真图
1
PAGE
PAGE 3
信号输入端信号输出端
信号输入端
信号输出端
(二)全加器
除本位两个数相加外,还要加上从低位来的进位数,称为全加器。图
除本位两个数相加外,还要加上从低位来的进位数,称为全加器。图4为全
加器的方框图。图5全加器原理图。被加数 A 、加数 B 从低位向本位进位 C 作
i i i-1
为电路的输入,全加和 S 与向高位的进位 C 作为电路的输出。能实现全加运算
i i
功能的电路称为全加电路。全加器的逻辑功能真值表如表2中所列。
Ai
Bi
Ci
Si
Ci
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
表2 全加器逻辑功能真值表
表2 全加器逻辑功能真值表
多位全加器连接可以是逐位进位,也可以是超前进位。逐位进位也称串行进位,其
多位全加器连接可以是逐位进位,也可以是超前进位。逐位进位也称串行进位,其逻辑电路简单,但速度也较低。
(一) 半 加 器 VHDL 语言描述语句为: so=a xor b;
co=a and b
程序设计: library ieee;
use ieee.std_logic_1164.all; entity h_adder is
port (a,b:in std_logic;
so,co:out std_logic); ――定义输入、输出端口
end h_adder;
architecture begin
so=a xor b;
bh
of
h_adder
is
――“异或”运算
co=a and b;
end bh;
――“与”运算
(二) 全加器
1位全加器可由两个半加器组成,在半加器的基础上,采用元件调用和例化语句, 将件连接起来,而实现全加器的 VHDL 编程和整体功能。全加器包含了两个半加器和一个或门。在此基础上可设计出四位全加器。
六、四位全加器
四位全加器 VHDL 程序代码如下: library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity add4 is port(cin:in std_logic;
a,b:in std_logic_vector(3 downto 0); s:out std_logic_vector(3 downto 0); cout:out std_logic);
end add4;
architecture beh of add4 is
signal sint:std_logic_vector(4 downto 0); signal aa,bb:std_logic_vector(4 downto 0);
begin
aa=0 a(3 downto 0); --4 位加数矢量扩为 5 位,提供进位
空间
bb=0 b(3 downto 0); sint=aa+bb+cin;
s(3 downto 0)=sint(3 downto 0); cout=sint(4);
end beh;
四位全加器 VerilogHDL 程序代码如下: module add(A,B,CI,CO,S); parameter N=4;
input [N:1] A,B;
input CI; output CO; output [N:1] S;
assign {CO,S}=A+B+CI; endmodule
您可能关注的文档
最近下载
- 【人教七年级上册数学情境课堂课件】 3.1.3 反比例关系 课件.pptx VIP
- Juniper路由器配置操作手册.docx VIP
- 设备动力部岗位说明书仪表工程师.pdf VIP
- 泳乐游泳馆商业计划书.pptx VIP
- 2025年全国大学生职业生涯规划大赛获奖作品鉴赏 .pdf VIP
- 放射科2025年工作总结及2025年工作计划.docx VIP
- 超星尔雅学习通《如何高效学习》章节测试答案.docx VIP
- 2023年中考语文小说阅读考点精讲精练 考点01 修辞手法(含详解).docx VIP
- 超星尔雅 学习通《如何高效学习》章节测试答案.pdf VIP
- 《有线通信系统》全套教学课件.pptx
原创力文档


文档评论(0)