IP over ATM的FPGA实现的开题报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IP over ATM的FPGA实现的开题报告 【摘要】 随着计算机网络的不断发展,IP over ATM技术也得到了广泛应用。在目前的互联网架构中,IP协议是主流,而ATM技术则是高速交换网络的代表。IP over ATM技术将这两种技术结合起来,既能提供高速的ATM传输效率,又能满足IP网络的需求。 本文提出了一种基于FPGA的IP over ATM实现方案,采用Verilog HDL编程语言,利用FPGA芯片的可编程性和并行处理能力,实现了IP数据包在ATM网络中的传输。具体实现中,利用了现有IP处理器和ATM调度器的核心算法,实现了IP数据包的封装和解封装,以及ATM通路的建立和拆除。 通过实验验证,该方案能够成功传输IP数据包,并且传输效率较高,符合实际应用需求。本文为IP over ATM技术在FPGA上的实现提供了一个可行的思路和方法。 【关键词】IP over ATM;FPGA;Verilog HDL;封装解封装;ATM调度器 【Abstract】 With the continuous development of computer network, IP over ATM technology has also been widely used. In the current Internet architecture, IP protocol is the mainstream, while ATM technology is the representative of high-speed switching network. IP over ATM combines these two technologies, which can provide high-speed ATM transmission efficiency and meet the needs of IP network. In this paper, a FPGA-based IP over ATM implementation scheme is proposed, which uses Verilog HDL programming language and the programmability and parallel processing ability of FPGA chips to realize the transmission of IP packets in ATM network. In the specific implementation, the core algorithms of existing IP processors and ATM schedulers are used to realize the encapsulation and decapsulation of IP packets, as well as the establishment and teardown of ATM channels. Through experiments, it is verified that the proposed scheme can successfully transmit IP packets with high transmission efficiency, which meets the practical application requirements. This paper provides a feasible idea and method for the implementation of IP over ATM technology on FPGA. 【Keywords】IP over ATM; FPGA; Verilog HDL; encapsulation and decapsulation; ATM scheduler

您可能关注的文档

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档