电子电路教程(1).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

电子电路教程(1);主要要求:;一、组合逻辑电路的概念;二、组合逻辑电路的特点与描述方法;主要要求:;一、组合逻辑电路的基本分析方法;[例]分析下图所示逻辑

电路的功能。;初学者一般从输入向输出逐级写出各个门的输出逻辑式。熟练后可从输出向输入直接推出整个电路的输出逻辑式。;二、组合逻辑电路的基本设计方法;下面通过例题学习

如何设计组合逻辑电路;(3)根据输出逻辑式画逻辑图;Bi;半加器电路能用与非门实现吗?;主要要求:;一、编码器的概念与类型;;;为何要使用优先编码器?;;主要要求:;一、译码的概念与类型;二、二进制译码器;(一)3线-8线译码器CT74LS138简介;0;(二)用二进制译码器实现组合逻辑函数;由于有A、B、C三个变量,故选用3线-8线译码器。;;[例]试用译码器实现全加器。;;;CT74LS138组成的4线–16线译码器工作原理;将BCD码的十组代码译成0~9十个对应输出信号的电路,又称4线–10线译码器。;1;;(二)数码显示器简介;主要优点:字形清晰、工作电压低、体积小、可靠

性高、响应速度快、寿命长和亮度高等。;即液态晶体;3.七段显示译码器;4线-7段译码器/驱动器CC14547真值表;主要要求:;;数据分配器:根据地址码的要求,将一路数据

分配到指定输出通道上去的电路。;二、数据选择器的逻辑功能及其使用;;;2.双4选1数据选择器CC14539;1;CC14539数据选择器输出函数式;三、用数据选择器实现组合逻辑函数;CT74LS151有A2、A1、A0三个地址输入端,正好用以输入三变量A、B、C。;(5)画连线图;(1)选择数据选择器;主要要求:;一、加法器;全加器;(二)多位加法器;串行进位加法器举例;;二、数值比较器;(二)多位数值比较器;主要要求:;一、竞争冒险现象及其危害;二、竞争冒险的产生原因及消除方法;由于尖峰干扰脉冲的宽度很窄,在可能产生尖峰干扰脉冲的门电路输出端与地之间接入一个容量为几十皮法的电容就可吸收掉尖峰干扰脉冲。;1.组合逻辑电路指任一时刻的输出仅取决于该时刻输入信号的取值组合,而与电路原有状态无关的电路。它在逻辑功能上的特点是:没有??储和记忆作用;在电路结构上的特点是:由各种门电路组成,不含记忆单元,只存在从输入到输出的通路,

没有反馈回路。;2.组合逻辑电路的描述方法主要有逻辑表达式、

真值表、卡诺图和逻辑图等。?;6.以MSI组件为基本单元的电路设计,其最简含义是:MSI组件个数最少,品种最少,组件之间的连线最少。;8.编码器、译码器、数据选择器、数据分配器、

数值比较器和加法器等是常用的MSI组合逻辑

部件,学习时应重点掌握其逻辑功能及应用。;12.译码器的作用是将表示特定意义信息的二进制代码翻译出来,常用的有二进制译码器、

二-十进制译码器和数码显示译码器。;演讲完毕,谢谢听讲!

文档评论(0)

191****1763 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档