知识点: 异步计数器.pptx

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

上海电子信息职业技术学院;知识点:异步计数器;计数器是数字系统中应用场合最多的时序电路,它不仅具有计数功能,还可以用于定时、分频、产生序列脉冲等。

计数器的种类很多,特点各异。它的主要分类如下:

;1.按计数进制分

二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。

十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。

任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称任意进制计数器。如五进制计数器、六十进制计数器等。

;(2)按计数增减分

加法计数器:随着计数脉冲的输入作递增计数的电路称作加法计数器。

减法计数器:随着计数脉冲的输入作递减计数的电路称作减法计数器。

加/减计数器:在加/减控制信号作用下,可递增计数、也可递减计数的电路,称作加/减计数器,又称可逆计数器。

;(3)按计数器中触发器翻转是否同步分

异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称作异步计数器。

同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器,称作同步计数器。显然,它的计数速度要比异步计数器快得多。

;(1)异步二进制加法计数器

如图1所示为由JK触发器组成的4位异步二进制加法计数器的逻辑图。

;(1)异步二进制加法计数器;(1)异步二进制加法计数器;(1)异步二进制加法计数器;(1)异步二进制加法计数器

如图所示为4位二进制加法计数器的工作波形(又称时序图或时序波形),由该图可看出:输入的计数脉冲每经一级触发器,其周期增加一倍,即频率降低一半。所以,图所示计数器是一个16分频器。;如图所示为由D触发器组成的4位异步二进制加法计数器的逻辑图。由于D触发器用输入脉冲的上升沿触发,因此,每个触发器的进位信号由端输出。其工作原理请读者自行分析。;(2)异步二进制减法计数器

如图所示为由JK触发器组成的4位二进制减法计数器的逻辑图。FF3~FF0都为触发器,负跃变触发。为了能实现向相邻高位触发器输出借位信号,要求低位触发器由0状态变为1状态时能使高位触发器的状态翻转,因此,低位触发器应从端输出借位信号。图中就是按照这个要求连接的。;(2)异步二进制减法计数器;(2)异步二进制减法计数器;(2)异步二进制减法计数器;(2)异步二进制减法计数器;(2)异步二进制减法计数器;异步十进制加法计数器是在4为异步二进制加法计数器的基础上经过适当修改获得的。它跳过了1010~1111六个状态,利用自然二进制数的前十个状态0000~1001实现十进制计数。如下图所示为由4个JK触发器组成的8421BCD码异步十进制计数器的逻辑图。;异步十进制加法计数器是在4为异步二进制加法计数器的基础上经过适当修改获得的。它跳过了1010~1111六个状态,利用自然二进制数的前十个状态0000~1001实现十进制计数。如图下所示为由4个JK触发器组成的8421BCD码异步十进制计数器的逻辑图。;2.异步十进制加法计数器;2.异步十进制加法计数器;2.异步十进制加法计数器;2.异步十进制加法计数器;2.异步十进制加法计数器;上海电子信息职业技术学院

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档