硬件工程师面试-模拟电子电路.docx

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

RC微分电路

取RC串联电路中的电阻两端为输出端,并选择适当的电路参数使时间常数τtp〔矩形脉冲的脉宽〕。由于电容器的充放电进行得很快,因此电容器C上的电压uc(t)接近等于输入电压ui(t),这时输出电压为:上式说明,输出电压uo(t)近似地与输入电压ui(t)成微分关系,所以这种电路称微分电路。

RC积分电路如果将RC电路的电容两端作为输出端,电路参数满足τtp的条件,那么成为积分电路。由于这种电路电容器充放电进行得很慢,因此电阻R上的电压ur(t)近似等于输入电压ui(t),其输出电压uo(t)为:上式说明,输出电压uo(t)与输入电压ui(t)近似地成积分关系。

时间常数

RC电路中,时间常数=R*C;

RL电路中,时间常数=L/R。

复杂指令集计算机(CISC)

为了软件编程方便和提高程序的运行速度,硬件工程师采用的方法是不断增加可实现复杂功能的指令和多种灵活的编址方式,在分析每一条指令之后执行一系列初级指令运算来完成所需的功能

精简指令集计算机(RISC)

精简指令,只包含那些使用频率很高的少量指令.并提供一些必要的指令以支持操作系统和高级语言。这个原那么开展而成的计算机被称为精简指令集计算机(ReducedInstructionSetComputer-RISC)结构,简称RISC

数据链路层

数据链路层是OSI参考模型中的第二层,介乎于物理层和网络层之间。数据链路层在物理层提供的效劳的根底上向网络层提供效劳,其最根本的效劳是将源机网络层来的数据可靠地传输到相邻节点的目标机网络层。为到达这一目的,数据链路必须具备一系列相应的功能,主要有:如何将数据组合成数据块,在数据链路层中称这种数据块为帧〔frame〕,帧是数据链路层的传送单位;如何控制帧在物理信道上的传输,包括如何处理传输过失,如何调节发送速率以使与接收方相匹配;以及在两个网络实体之间提供数据链路通路的建立、维持和释放的管理。

物理层---数据链路层—网络层—传输层---会话层----表示层----应用层OSI模型第二层

IIR

〔InfiniteImpulseResponse)数字滤波器,又名“无限脉冲响应数字滤波器”。

SRAMSSRAMSDRAM

SRAM是英文StaticRAM的缩写,它是一种具有静止存取功能的内存,不需要刷新电路即能保存它内部存储的数据。

◎优点,速度快,不必配合内存刷新电路,可提高整体的工作效率。

◎缺点,集成度低,功耗较大,相同的容量体积较大,而且价格较高,少量用于关键性系统以提高效率。

SSRAMSynchronousStaticRandomAccessMemory的缩写,即同步静态随机存取存储器。

同步是指Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;随机是指数据不是线性依次存储,而是由指定地址进行数据读写。

对于SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。

SDRAMSynchronousDynamicRandomAccessMemory,同步动态随机存取存储器,同步是指Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丧失;随机是指数据不是线性依次存储,而是由指定地址进行数据读写。

Setup和Holdup时间建立时间〔setuptime〕是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;

保持时间〔holdtime〕是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间,如果保持时间不够,数据同样不能被打入触发器。

线与逻辑

线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻起保护作用

状态图(StatechartDiagram)是描述一个实体基于事件反响的动态行为

D触发器和D锁存器

触发器对时钟脉冲边沿〔上升或下降〕敏感,在边沿来临时变化状态;

锁存器对时钟脉冲电平〔持续时间〕敏感,在一持续电平期间都运作。

竞争/冒险/消除方法

在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号那么可能产生竞争和冒险现象。解决方法:一是添加布尔式的〔冗余〕消去项,但是不能防止功能冒险,二是在芯片外部加电容。三是增加选通电路

CMOSTLL电平

LVDS:LVDS〔LowVoltageDifferenti

文档评论(0)

199****8042 + 关注
实名认证
内容提供者

相信自己,相信明天

1亿VIP精品文档

相关文档