基于DWC_PCIE_Core的数据传输系统设计 .pdfVIP

基于DWC_PCIE_Core的数据传输系统设计 .pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

技术创新

ECHNOLOGICALINNOVATION

DOI:10.3969/j.issn.1673-4440.2024.01.005

基于DWCPCIECore的数据传输系统设计

刘肖婷1,2

(1.北京全路通信信号研究设计院集团有限公司,北京100070;

2.北京市高速铁路运行控制系统工程技术研究中心,北京100070)

在铁路信号系统中,为有效减少铁路信号系统设备CPU资源占用率,设计一种基于DWC

摘要:

PCIECore的数据发送与接收系统。该系统采用内嵌ARMCortex-A9双核的FPGA开发板套件,

利用FPGA的灵活性和可扩展性,采用可配置的PCIE硬核IP模块以及以太网硬核IP模块。该

系统主要介绍HostPC与FPGA之间基于PCIE2.0的DMA数据传输以及FPGA之间基于GMAC的

以太网数据传输,通过PCIe总线、以太网基于DMA模块实现数据高速可靠传输。

DWCPCIECore;FPGA;数据传输;DMA

关键词:

U284.7A1673-4440(2024)01-0026-04

中图分类号:文献标志码:文章编号:

DesignofDataTransmissionSystemBasedonDWCPCIECore

1,2

LiuXiaoting

1.CRSCResearchDesignInstituteGroupCo.,Ltd,Beijing100070,China

()

2.BeijingEngineeringTechnologyResearchCenterofOperationControlSystemsforHighSpeedRailways,Beijing100070,China

()

Abstract:Intherailwaysignalingsystem,adatasendingandreceivingsystembasedonDWCPCIE

CoreisdesignedtoreducetheCPUresourceoccupancyofrailwaysignalingsystem.Thesystem

adoptsFPGAdevelopmentboardsuiteembeddedwithARMCortex-A9dualcore,whichtakesthe

advantageoftheflexibilityandscalabilityofFPGA,andusesconfigurablePCIEhardcoreIPmodule

andconfi

HostPCandFPGAandbetweenFPGAboards.

Keywords:DWCPCIECore;FPGA;datatransmission;DMA

证行车安全、提高运输效率的重要设备,在传递信

1概述

文档评论(0)

183****2566 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档