《数字电子技术基础》课件学习情境5习题汇编.docx

《数字电子技术基础》课件学习情境5习题汇编.docx

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

学习情境5基于触发器的电路设计

一、判断题(正确打√,错误的打×)

1.D触发器的特性方程为Qn+1=D,与Qn

2.RS触发器的约束条件R?S=0表示不允许出现R=S=1的输入。(√)

3.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定态。(×)

4.边沿JK触发器在CP为高电平期间,当J=K=1时,状态会翻转一次。(×)

二、选择题

1.一个触发器可记录一位二进制代码,它有(C)个稳态。

A.0B.1C.2D.

2.对于D触发器,欲使Qn+1=Qn,应使输入D=(

A.0B.1C.Q

3.对于JK触发器,若J=K,则可完成(C)触发器的逻辑功能。

A.RSB.DC.TD.Tˊ

4.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端(

A.J=K=0B.J=Q,K=QC.J=Q,K=QD.J=Q,K=0E.J=0,K=Q

5.欲使D触发器按Qn+1=Qn工作,应使输入D=(C)。

A.0B.1C.QD.

6.下列触发器中,克服了空翻现象的有(ABD)。

A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器

7.下列触发器中,没有约束条件的是(D)。

A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器

8.描述触发器的逻辑功能的方法有(ABCD)。

A.状态转换真值表B.特性方程C.状态转换图D.状态转换卡诺图

9.为实现将JK触发器转换为D触发器,应使(A)。

A.J=D,K=B.K=D,J=C.J=K=DD.J=K=

三、填空题

1.一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

2.触发器有两个互补的输出端Q、Q,定义触发器的1状态为Q=1,0状态为Q=0,可见触发器的状态指的是Q端的状态。

3.若一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R?

4.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。

5.已知JK触发器的现态为0,欲使其次态为1,则JK激励应为(1Φ)。

6.触发器有2个稳态,存储8位二进制信息要8个触发器

7.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是RS=0。

8.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

四、问答题

1.触发器与门电路有何区别?

答:触发器属于时序逻辑电路部分,具有记忆功能;门电路属于组合逻辑电路部分不具有记忆功能。

2.画出图5.25(a)所示的SR锁存器输出端Q、Q端的波形,输入端S与R的波形如图5.25(b)所示。(设Q初始状态为0)

(b)

图5.25问答题2图

解:

3.画出图5.26(a)所示的SR锁存器输出端Q、Q端的波形,输入端S与R的波形如图5.26(b)所示。(设Q初始状态为0)

(b)

图5.26问答题3图

解:

4.画出图5.27(a)所示的电平触发SR触发器输出端Q、Q端的波形,输入端S、R与CLK的波形如图5.27(b)所示。(设Q初始状态为0)

(b)

图5.27问答题4图

解:

5.画出图5.28(a)所示的电平触发D触发器输出Q端的波形,输入端D与CLK的波形如图5.28(b)所示。(设Q初始状态为0)

(b)

图5.28问答题5图

解:

6.画出图5.29(a)和图5.28(c)所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图5.29(b)和图5.28(d)所示。(设Q初始状态为0)

(a)(b)

(c)(d)

图5.29问答题6图

解:

7.画出图5.30(a)所示的边沿D触发器输出Q端的波形,CLK的波形如图5.29(b)所示。(设Q初始状态为0)

(a)

(b)

图5.30问答题7图

解:

8.试画出图5.31(a)所示电路输出端Q1、Q0端的波形,CLK的波形如图5.31(b)所示。(设Q初始状态为0)

(a)

(b)

图5.31问答题8图

解:

9.画出图5.32(a)所示的JK触发器输出Q端的波形,输入端J、

文档评论(0)

酱酱 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档