- 1、本文档共2页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
习题答案
一、填空题
1)计算机的主机中流动着两类信息流:指令流和数据流。由主存储器流向控制器的信息流称为指令流,由主存储器流向运算器或由运算器流向主存储器的信息流称为数据流,控制器依据指令发出控制信号,控制整机工作来处理信息。
2)计算机硬件由5个基本部分组成,包括运算器、控制器、存储器、输入设备、输出设备。
3)信息存入存储器的操作称为写操作,从存储器中取出信息的操作称为读操作,这两种操作统称为访问。
二、简答题
1.答:
分为地址总线、数据总线和控制总线。
地址总线用来传送CPU访问目标的地址信息。
数据总线用来传送CPU与访问目标间的交流数据。
控制总线用来传送CPU控制信号、时序信号和状态信息。
答:
指令和数据以2进制数方式存储在内存中,取出后送往控制器的是指令,反之则是数据。
答:
复杂指令集(CISIC)和精简指令集(RISIC)。
CISIC指令集的设计是基于尽量让一条指令实现一个复杂的处理,避免对存储器的存取速度慢这个缺点。所以,每条指令所带的操作数数目及其存放的地点都是任意的。指令长短不一,指令执行时间也相差悬殊。
RISC的设计思想是基于对存储器的存取速度够快这个优点,尽量去降低指令的数量和复杂性,力求每条指令只执行一个基本计算,从而得到一个最小化的指令集。为了达到可能的最高速度,RISC指令被设计为固定长度,并在一个时钟周期内执行一条命令。
答:
程序计数器PC是控制器取指的指示牌,控制器依据PC的内容从程序存储器中读取指令,随之对读出的指令进行译码执行。控制器每读取指令一次,就让PC内容自动递增(取几个字节递增几个字节),这意味下一条指令要顺序读取,因此,通常情况下,程序是顺序执行的。当执行的指令是转移指令时,执行该条指令的结果就是控制器把目标指令的地址写入PC,让PC的内容发生突变,因此下一条指令就不再是顺序读取,程序的运行流程就发生了转移。另外,发生中断并响应中断时,PC的内容发生突变。
答:
总线分为内部总线、系统总线和I/O总线。
在地址信号和控制信号的作用下,目标IO接口或内存单元被选中、输出数据被送到数据总线DB上,CPU在读选通信号结束的那一时刻把数据总线DB上的数据读入CPU内部。反之,当CPU要把一个数据输给某一IO接口或内存单元时,也必须传送地址信号,并发出一个写选通信号。写选通信号通过控制总线CB中写控制线来传送。CPU输出数据信号到数据总线DB上,在地址信号和控制信号作用下,数据总线DB上的数据被写入目标IO接口或内存单元中。
答:
寻址作用,指定CPU访问的目标单元。
地址总线是也是三态的,不过它是单向输出线,CPU内部有一个地址总线缓冲器,它用来连接内部地址总线与外部地址总线。当有地址信号发送时,地址缓冲器与外部地址总线连接,当CPU不发送地址信号时,地址缓冲器与外部地址总线脱开。
文档评论(0)