《 FPGA应用技术及实践 》 学习情境1++测试题(2).docxVIP

《 FPGA应用技术及实践 》 学习情境1++测试题(2).docx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

1

学习情境一测试题(2)

一、单选题(每题3分)

1.大规模可编程器件主要有FPGA、CPLD两类,下列对CPLD结构与工作原理的描

述中,正确的是。

A.CPLD即是现场可编程逻辑器件的英文简称;B.CPLD是基于查找表结构的可编程逻辑器件;C.早期的CPLD是从GAL的结构扩展而来;

D.在Altera公司生产的器件中,FLEX10K系列属CPLD结构;

正确答案:C

2.综合是EDA设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程,下列对综合的描述中,是错误的。

A.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件;

B.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的;

C.综合是纯软件的转换过程,与器件硬件结构无关;

D.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束。

正确答案:C

3.IP核在EDA技术和开发中具有十分重要的地位,IP分软IP、固IP、硬IP;

下列所描述的IP核中,对于硬IP的正确描述为。

A.提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路;

B.提供设计的最总产品掩膜;

C.以网表文件的形式提交用户,完成了综合的功能块;

D.都不是。

2

正确答案:B

4.基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→→综

合→适配→→编程下载→硬件测试。

①功能仿真②时序仿真③逻辑综合④配置⑤引脚锁定

A.③①B.①②C.④⑤D.④②

正确答案:B

5.下面对利用原理图输入设计方法进行数字电路系统设计,那一种说法是不正确的。

A.原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计;

B.原理图输入设计方法无法对电路进行功能描述;

C.原理图输入设计方法一般是一种自底向上的设计方法;

D.原理图输入设计方法也可进行层次化设计。

正确答案:B

6.VHDL语言中,下列对进程(PROCESS)语句的语句结构及语法规则的描述中,正确的是。

A.PROCESS为一无限循环语句;敏感信号发生更新时启动进程,执行完成后,等待下一次进程启动。

B.敏感信号参数表中,应列出进程中使用的所有输入信号;

C.进程由说明部分、结构体部分、和敏感信号参数表三部分组成;

D.当前进程中声明的信号也可用于其他进程。

正确答案:B

7.嵌套使用IF语句,其综合结果可实现。

A.带优先级且条件相与的逻辑电路;

B.条件相或的逻辑电路;

C.三态控制电路;

3

D.双向控制电路。

正确答案:A

8.电子系统设计优化,主要考虑提高资源利用率减少功耗----,即面积优化,以

及提高运行速度---即速度下列哪种方法不属于速度优化:。

A.资源共享B.流水线设计寄存器配平D.关键路径法

正确答案:A

9.在一个VHDL设计中idata是一个信号,数据类型为integer,下面哪个赋值

语句是不正确的。

A.idata=16#20#;

B.idata=32;

C.idata=16#A#E1;

D.idata=B#1010#;

正确答案:D

10.下列EDA软件中,哪一不具有时序仿真功能:。

A.Max+PlusII

B.QuartusII

C.ModelSim

D.Synplify

正确答案:D

二.判断题(10分)

1.EDA技术大致经历了三个发展阶段:1.CAD阶段;2.CAE阶段;3.EDA阶段。(√)2.可编程器件可以分为可编程逻辑器件PLD和可编程模拟器件PAC。(√)

3.数据处理子系统主要完成数据的采集、存储、运算、和传输,主要由存储器、运算器、数据选择器等逻辑电路组成。(√)

4.数字系统设计可以分为三个层次,即系统设计、电路级设计、芯片级设计。(×)

4

5.对于采用FPGA/CPLD器件进行设计的系统,通常采用自顶向下的设计方法。

(√)

6.FPGA由可编程逻辑块CLB、输入/输出模块IOB、可编程互联资源PIR三种可编程电路和一个SRAM结构的配置存储单元组成。(√)

7.MAX+PLUSⅡ能够提供两种仿真,即时序仿真和功能仿真。(√)

8.使用VHDL语言进行电路设计时,VHDL描述的最小和最基本的逻辑结构中要包

文档评论(0)

释然 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档