一种基于RapidIO的全国产化信号处理系统设计.pdfVIP

一种基于RapidIO的全国产化信号处理系统设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

科技论坛

一种基于RapidIO的全国产化信号处理系统设计

袁斌斌 李楠 粟阳阳

【摘 要】为了满足嵌入式系统低功耗强实时的使用需求,本文采用全国产化处理器及交换芯片设计了一种基于

RapidIO的信号处理系统,实现了对大量数据的实时传输与处理。经过测试验证与工程应用,该系统工作稳定可靠,满足

信号处理的高性能、强实时性应用场景。

【关键词】全国产化;RapidIO;实时传输;信号处理系统

引言它具有2个16X,2个1XPCIE3.0接口,集成2个千兆以太

传统信号处理系统中,核心集成电路芯片如现场可编程网接口,以及通用异步收发传输器(UniversalAsynchronous

门阵列(FieldProgrammableGateArray,FPGA)、数字信Receiver/Transmitter,UART),通用输入输出(General-

号处理器(DigitalSignalProcess,DSP)、中央处理器(Centralpurposeinput/output,GPIO)等低速接口,典型功耗14W[2]。

ProcessingUnit,CPU)等通常基于进口芯片设计。随着国产DSP选用国产6678,单片含有8颗M66xDSP内核,每

化芯片产业的蓬勃发展,涌现出飞腾、龙芯、复旦微、井芯个内核工作主频1GHZ,定点运算性能:32GMAC/S,浮点

微等一批优秀的芯片设计企业,为嵌入式系统全国产化提供运算性能16GFLOPS。支持两级高速缓冲存储器,一级缓存

了有力支撑,本文根据信号处理系统特色,提出了100%国指令/数据各32KB,二级缓存512KB[3]。

产化的信号处理系统设计方案。FPGA选用国产690T,NRS,集成了功能强大,并可以

灵活配置组合的可编程资源,逻辑单元(LUT6)数693120,

一、系统硬件设计slice数108300。

信号处理系统采用FT2000/4作为信号处理的核心,采用网络交换芯片选用NRS1800,满足Rapidlg2.1规范,支

的国产6678DSP以及国产的690T,NRS实现外部传感器数持48路通道和最多18个端口,支持高达240Gbps的吞吐量。

据的接收和预处理[1],采用NRS1800芯片实现数据的传输交由于FT-2000/4无RIO外设接口,因此采用PRB0400芯

换,其系统结构框图如图1所示。片,实现高速串行计算机扩展总线标准(PeripheralComponent

InterconnectExpress,PCIE)与RapidIO的桥接。PRB0400可

CPU

(FT2000/4)提供20Gbaud的线速率转换能力,同时提供直接存储器访问

(DataMemoryAccess,DMA)功能,实现无需处理器件过多

PRB0400

您可能关注的文档

文档评论(0)

你就是我的小鱼鱼 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年10月18日上传了教师资格证

1亿VIP精品文档

相关文档