- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
(4)用“與非”門構成邏輯電路由邏輯運算式畫出卡諾圖,由卡圖諾可知,該函數不可化簡。ABC00100111101111(5)畫出邏輯圖ABCABCG1G221.8加法器21.8.1二進位十進位:0~9十個數碼,“逢十進一”。在數字電路中,常用的組合電路有加法器、編碼器、解碼器、數據分配器和多路選擇器等。下麵幾節分別介紹這幾種典型組合邏輯電路的基本結構、工作原理和使用方法。在數字電路中,為了把電路的兩個狀態(“1”態和“0”態)與數碼對應起來,採用二進位。二進位:0,1兩個數碼,“逢二進一”。21.8加法器加法器:實現二進位加法運算的電路進位如:000011+10101010不考慮低位來的進位半加器實現要考慮低位來的進位全加器實現21.8.1半加器半加:實現兩個一位二進位數相加,不考慮來自低位的進位。AB兩個輸入表示兩個同位相加的數兩個輸出SC表示半加和表示向高位的進位邏輯符號:半加器:COABSC?半加器邏輯狀態表ABSC0000011010101101邏輯運算式邏輯圖=1..ABSC21.8.2全加器輸入Ai表示兩個同位相加的數BiCi-1表示低位來的進位輸出表示本位和表示向高位的進位CiSi全加:實現兩個一位二進位數相加,且考慮來自低位的進位。邏輯符號:全加器:AiBiCi-1SiCiCO?CI(1)列邏輯狀態表(2)寫出邏輯式AiBiCi-1SiCi0000000110010100110110010101011100111111邏輯圖=11AiCiSiCi-1Bi半加器構成的全加器1BiAiCi-1SiCiCO?CO?21.9編碼器把二進位碼按一定規律編排,使每組代碼具有一特定的含義,稱為編碼。具有編碼功能的邏輯電路稱為編碼器。n位二進位代碼有2n種組合,可以表示2n個資訊。要表示N個資訊所需的二進位代碼應滿足2n?N21.9.1二進位編碼器將輸入信號編成二進位代碼的電路。2n個n位編碼器高低電平信號二進位代碼各組合之間是“或”關係2.邏輯式反之,也可由邏輯式列出狀態表。0000ABCY00110101011010011010110011113.邏輯圖YCBA1CBA21.6.3邏輯函數的化簡由邏輯狀態表直接寫出的邏輯式及由此畫出的邏輯圖,一般比較複雜;若經過簡化,則可使用較少的邏輯門實現同樣的邏輯功能。從而可節省器件,降低成本,提高電路工作的可靠性。利用邏輯代數變換,可用不同的門電路實現相同的邏輯功能。化簡方法公式法卡諾圖法1.用“與非”門構成基本門電路(2)應用“與非”門構成“或”門電路(1)應用“與非”門構成“與”門電路AYBBAY由邏輯代數運算法則:由邏輯代數運算法則:YA(3)應用“與非”門構成“非”門電路(4)用“與非”門構成“或非”門YBA由邏輯代數運算法則:例1:化簡2.應用邏輯代數運算法則化簡(1)並項法例2:化簡(2)配項法例3:化簡
原创力文档


文档评论(0)