- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
图8―9EPROM2764的读出时序第29页,共56页,星期日,2025年,2月5日3.程序存储器扩展举例现分3种情况说明程序存储器的扩展方法。(1)不用片外译码的单片程序存储器的扩展。例1:试用EPROM2764构成8031的最小系统。解:由于8031无片内程序存储器,因此必须外接程序存储器以构成最小系统。其连接方法是在图4―2的基础上,将2764按3总线的要求连接,其连接的关键在于地址译码。由于一般所采用的芯片其字节数均超过256个单元,也就是说片内地址线超过8条,故地址译码的核心问题是高8位地址线的连接。第30页,共56页,星期日,2025年,2月5日2764是8K×8位程序存储器,芯片的地址引脚线有13条,顺次和单片机的地址线A0~A12相接。由于不采用地址译码器,所以高3位地址线A13、A14、A15不接,故有23=8个重叠的8KB地址空间。因只用一片2764,其片选信号CE可直接接地(常有效)。其连接电路如图4.11所示。第31页,共56页,星期日,2025年,2月5日图4.112764与8031的扩展连接图第32页,共56页,星期日,2025年,2月5日图4.11所示连接电路的8个重叠的地址范围为0000000000000000~0001111111111111,即0000H~1FFFH;0010000000000000~0011111111111111,即2000H~3FFFH;0100000000000000~0101111111111111,即4000H~5FFFH;0110000000000000~0111111111111111,即6000H~7FFFH;1000000000000000~1001111111111111,即8000H~9FFFH;1010000000000000~1011111111111111,即A000H~BFFFH;1100000000000000~1101111111111111,即C000H~DFFFH;1110000000000000~1111111111111111,即E000H~FFFFH。第33页,共56页,星期日,2025年,2月5日图8―122764与8031的连接图第34页,共56页,星期日,2025年,2月5日(2)采用线选法的多片程序存储器的扩展。例2:在图4―13所示的连接图中,使用了两片2764,一共构成了8K×2=16K的有效地址。现采用线选法编址,以P2.7(A15)直接作为片选信号,当P2.7=0时,选中左边1片2764,其地址范围为0000H~1FFFH;当P2.7=1时,选中右边1片2764,其地址范围为8000H~9FFFH。这是部分译码,有2根地址线未接,1个单元要占用22=4个地址号。以上只是4组地址中的1组。若需地址连续的话,可取如下1组地址:6000H~7FFFH和8000H~9FFFH。第35页,共56页,星期日,2025年,2月5日图8―13两片程序存储器扩展连接图第36页,共56页,星期日,2025年,2月5日(3)采用地址译码器的多片程序存储器的扩展。例3:要求用2764芯片扩展8031的片外程序存储器空间,分配的地址范围为0000H~3FFFH。解:本例采用完全译码的方法,即所有地址线全部连接,每个单元只占用唯一的1个地址。①确定片数②分配地址范围第37页,共56页,星期日,2025年,2月5日③画出地址译码关系图:上面打×部分为片内译码,对于2764来说有13位,其地址变化范围为从全0变到全1,其余部分为片外译码。第38页,共56页,星期日,2025年,2月5日④设计外译码电路:本例只介绍采用译码器芯片的设计方法,现采用3-8译码器74LS138。片外译码只有3根线(P2.7,P2.6,P2.5),分别接至译码器的C、B、A输入端。控制端G1,,,不参与译码,接成常有效。如图8―14所示。第39页,共56页,星期日,2025年,2月5日图8―1474LS138译码器连接图第40页,共56页,星期日,2025年,2月5日第8章单片机系统的扩展第8章单片机系统的扩
原创力文档


文档评论(0)