段成华老师《数字集成系统设计》笔记整理.pdfVIP

段成华老师《数字集成系统设计》笔记整理.pdf

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
Digital Integrate Circuit Design Class Note Version 1.0.1 Announcement Referance 书【1】:James R. Armstrong, F. Gail Gray . VHDL 设计表示和综合(原书第2 版). 李 宗伯,王蓉晖,王蕾等译.机械工业出版社.2002. 书【2 】:阎石.数字电路技术基础(第5 版).高等教育出版社.2004. Teacher 段成华:cduan@gucas.ac.cn Content CH1 Design Abstraction and Representation CH2 Digital Logic Device and Array CH3 Basic VHDL Modeling CH4 Combinational Synchronous Logic CH5 FSM(finite states machine) Design CH6 Algorithmic Model EDA Tools 1. Xilinx ISE project Navigator 2. Modelsim (软件可以找助教拷) Chapter 1 Design Abstraction and Representation 1.1 The Problem of IC. Design and the Solutions 1.1.1 A History Perspective (1) First IC.(1958) Jack Kilby (1923~2005)德州电器 TTL 逻辑→80 年代,2000 年 Nobel Price. 1.1.2 IC. Design Complexity (1) ITRS(International Technology Roadmap for Semiconductor) (2)工艺参数: 年份 特征尺寸(nm) 门极电压(v) 数量 备注 1995 350 3.3 10M 2001 130 1.2 100M 1 亿 2010 45 0.6 1B 10 亿 2016 22 4.2 100B (3) Complexity Feature Size(特征尺寸):Gate-equivalent Corresponds to a 2 input NAND gate 做一个与非门的面积 λ 法则 λ roughly half the length of the small transistor. Reliably(可信性) variability(变化性) (4)Solution 解决复杂性的方案 A. Design Abstraction 设计抽象 B. Formal Representation 正式表达 1.2 Design Representation and Hardware Description Language 1.2.1 Y-chart 1983 Daniel D. Gajski (1)Abstract level 1 System level 系统级 2 Chip level 芯片级 3 Register-Transfer level 寄存器级 4 Logic gate level 逻辑门级 5 Circuit level 电路级 结构表示 功能表示 处理器内 系统 存交换 寄存器

文档评论(0)

jz6501 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档