- 1、本文档共30页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
抢答器课程设计
原文一、设计要求及目的
(1)设计一个可供6人进行的抢答器。
(2)系统设置复位按钮,按动后,重新开始抢答。
(3)抢答器开始时数码管显示序号0,选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。抢答后显示优先抢答者序号,同时发出音响。,并且不出现其他抢答者的序号。
(4)抢答器具有定时抢答功能,且一次抢答的时间有主持人设定,本抢答器的时间设定为60秒,当主持人启动“开始”开关后,定时器开始减计时,同时音乐盒有短暂的声响。
(5)设定的抢答时间内,选手可以抢答,这时定时器停止工作,显示器上显示选手的号码和抢答时间。并保持到主持人按复位键。
(6)当设定的时间到,而无人抢答时,本次抢答无效,扬声器报警发出声音,并禁止抢答。定时器上显示00。
二、设计电路方框图:
......
三、电路组成
本抢答器的电路主要有四部分组成:数字抢答电路、时序控制电路、报警电路以及可预置时间的定时电路。其中数字抢答部分有一个CD4511译码器和LED数码管显示器组成,可以将六位抢答者的按钮通过CD4511译码驱动LED数码管显示器显示出他们最先抢答者的序号。而时序控制电路的功能是当参赛选手按动抢答器时,使扬声器发声,这时抢答电路和定时电路停止工作。而且设定的时间60秒到达后若无人抢答,则报警电路工作。报警电路工作的条件是当设定时间到达后或者有人抢答时,报警电路被输入一个高电平,这时此电路工作。可预置时间的定时电路是靠74LS121工作的。以下是抢答电路的组成以及各部分功能
(1)抢答电路
1.电路组成
电路如下图3.1所示,该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。
......
目录目录:
第一部分:设计的要求及目的
第二部分:系统方框图
第三部分:电路组成及各部分选定方案、功能及计算
(1) 抢答电路: 1、抢答电路功能
2、方案选定
(2) 报警电路
(3) 定时电路 1、电路功能介绍
2、电路选定方案分析及计算
(4) 时序控制电路 1、电路组成分析
2、电路功能
第四部分:器件说明
第五部分:参考文献
第六部分:设计总结
第六部分:总体电路图(用PROTEL99制作)
参考资料康华光 《电子技术基础—数字部分》高等教育出版社
董子舟、段辉娟 《电子技术》 机械工业出版社
2002年,第7期 《电子报》 类别:电子制作
2002年,第50期 《 电子报》 类别:电子产品与器件
张惠敏、肖耀南 《数字电子技术》 化学工业出版社
江国强 《现代数字逻辑电路》 电子工业出版社
简单介绍本抢答器的电路主要有四部分组成:数字抢答电路、时序控制电路、报警电路以及可预置时间的定时电路。其中数字抢答部分有一个CD4511译码器和LED数码管显示器组成,可以将六位抢答者的按钮通过CD4511译码驱动LED数码管显示器显示出他们最先抢答者的序号。而时序控制电路的功能是当参赛选手按动抢答器时,使扬声器发声,这时抢答电路和定时电路停止工作。而且设定的时间60秒到达后若无人抢答,则报警电路工作。报警电路工作的条件是当设定时间到达后或者有人抢答时,报警电路被输入一个高电平,这时此电路工作。可预置时间的定时电路是通过74LS121实现的。
八位数字抢答器(含电路图)
题 目 : (数字电路课程设计)八位数字抢答器尺 寸 : 课件目 录 : 绪论
原理分析与电路设计
一、设计内容与要求:
1)设计内容
2)学习要求
3) 设计要求
二、元器件的功能和作用
-------集成电路定时器555及其基本应用
三、设计原理与参考电路
1)数字抢答器总体方框图
2)电路及其电路图
四、整机电路设计
五、实验调试
六、电路的检测方法
参考文献
原 文 : 原理分析与电路设计
一、设计内容与要求
1)设计内容:
1,利用各种器件设计一个多路智力竞赛抢答器。
2,利用电路板对所设计的电路进行检验。
3,总结检验电路设计结果
2)学习要求:
1,复习编码器、十进制加/减计数器的工作原理,设计可预置时间的定时电路分析与设计时序控制电路。画出定时抢答器的整机逻辑电路图,掌握智力抢答器的工作原理及其设计方法,并对各种元器件的功能和应用有所了解。并能对其在电路中的作用进行分析。例如:555定时器,优先编码器74ls148和rs锁存器74ls279以及十进制同步加/减计数器74ls192。另外对电路图要学会分析。
了解电路设计流程的原理图。每个电路的设计都要有完整的设计流程。这样才能在分析电路是有良好的思路,便于查找出错的原因。
3)设计要求
1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。
2. 设置一个系统清除和抢答控制开关S,
文档评论(0)