基于VHDL电子日历的设计_毕业设计论文.docVIP

基于VHDL电子日历的设计_毕业设计论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
河南科技大学 课 程 设 计 说 明 书 课程名称 EDA技术与应用 题 目 电子日历 学 院 车辆与动力工程学院 班 级 农业电气化与自动化101班 日 期 2013年7月10日 电子日历 摘要 本设计为实现一个多功能的电子日历,具有年、月、日、星期计时并显示的功能;并且具有校对功能,能够对初始的时间进行人为的设定。 本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手段设计具有电子日历功能的硬件电路,在QuartusII软件设计环境下,采用自顶向下的设计思路,分别对各个基础模块进行创建,通过各个基础模块的组合和连接来构建上层原理图,完成基于VHDL电子日历地设计。 系统目标芯片采用EP1K30TC144-3,由时钟模块、控制模块、计时模块、数据译码模块、显示模块组成。经编译和仿真所设计的程序,在可编程逻辑器件上下载验证,将硬件编写程序下载到试验箱上进行功能验证。本系统能够完成年、月、日、星期的显示,由按键输入进行电子日历的校时功能。 关键词:EDA、电子日历、VHDL、QuartusII 目录 第一章 绪论 1 1.1 EDA技术 1 1.2 QuartusII的使用 1 1.3 模块化设计 1 1.4 分析、解决问题 1 第二章 总体设计 2 2.1设计内容 2 2.2设计说明 2 2.3设计报告要求 3 第三章 设计原理 4 3.1设计思想 4 3.2设计原理图 4 3.3工作过程 5 第四章 设计结果 6 4.1VHDL程序与仿真 6 4.1.1秒与分模块 6 4.1.2小时模块 7 4.1.3星期模块 8 4.1.4日模块 9 4.1.4月模块 10 4.1.5年低两位模块 12 4.1.6校时模块 14 4.1.7显示模式模块 17 4.2顶层设计与仿真 17 4.3实验小结 18 第五章 参考文献 19 第一章 绪论 1.1 EDA技术 EDA(Electronic Design Automation),即电子设计自动化,是指利用计算机完成电子系统的设计。它的主要特征及核心是“自顶向下”的设计方法,这种设计方法首先从系统设计入手,在顶层进行功能方框图的划分和结构设计。在方框图一级进行仿真、纠错,并用硬件描述语言对高层次的系统行为进行描述,在系统一级进行验证。然后用综合优化工具生成具体门电路的网表。由于设计的主要仿真和调试过程是在高层次上完成的,这不仅有利于早期发现结构设计上的错误,避免设计工作的浪费,而且也减少了逻辑功能仿真的工作量,提高了设计的一次成功率。 1.2 QuartusII的使用 通过实验,熟悉并掌握QuartusII软件的使用,熟悉该软件工具的环境。除了学习利用VHDL语言编写程序实现硬件电路以外,还要熟练的使用原理图输入的方法进行硬件设计,具体是对每个模块形成一个功能元件,通过元件的连接来实现系统的功能,而不是通过VHDL语言的元件例化程序来完成,不仅提高了效率,而且思想原理也更加的清晰。 1.3 模块化设计 掌握年、月、日、时、分、秒以及控制部分的各功能模块程序设计的原理,进而理解电子日历的设计原理,学习并理解模块化设计的方法与思想。用VHDL语言编写各模块程序,进一步了解和掌握各个程序语言,知道编程中的注意事项,提高编程的熟练程度。 1.4 分析、解决问题 通过本实验设计,理论联系实际,巩固所学理论知识,并且提高自己通过所学理论分析、解决实际问题的能力。进一步加深对VHDL设计的了解与认识,体会EDA的巨大作用,了解进行硬件系统设计的整个流程,对生活工作中的电气设备有了更深一层次的了解,对电气工程专业有了更多兴趣。 总体设计 2.1设计内容 设计具有如下功能的电子日历: 1)能进行正常的年、月、日、星期计时和显示功能。 2)能利用实验系统上的按键实现年、月、日和星期的校对功能。 3)用层次化设计方法设计该电路,编写各个功能模块的程序。 4)仿真报时功能,通过观察有关波形确认电路设计是否正确。 5)完成电路设计后,用实验系统下载验证设计的正确性。 2.2设计说明 年、月、日和星期的显示格式如图2所示。 年(高位) 年(低位) 月 日 星期 图2-1电子日历显示格式 2.3设计报告要求 1)分析系统的工作原理。 2)画出顶层原理图,写出顶层文件源程序。 3)写出各功能模块的源程序。 4)仿真各功能模

文档评论(0)

追风少年 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档