南理工EDA实验2--多功能数字时钟设计.docVIP

南理工EDA实验2--多功能数字时钟设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计(Ⅱ) ——多功能数字钟 学 号:1010190451 姓 名:徐晨 院 系:自动化 专 业:电气工程及其自动化 指导老师:蒋立平 时 间:2013年3月12日 目录 一、引言 4 二、实验目的 4 三、实验要求 4 四、实验原理框图 5 五、子模块设计原理 5 1)各种频率脉冲信号的获取 6 2)计时电路 9 1、计时电路 9 2、校时、校分、校天功能电路 13 3、保持,清零电路 14 3)报时电路 15 4) 译码电路 16 5)闹钟电路 18 六、编程下载 21 七、实验中的常见问题及解决方法 22 八、实验体会。 23 九、参考文献 23 中文摘要 本实验主要利用QuartusII软件,结合所学的数字逻辑电路的知识设计一个24时多功能数字钟,具有正常时、分、秒计时,动态显示,保持、清零、快速校分、快速校时、整点报时基本功能。 在本文章中分析了整个电路的工作原理,还分别说明了各子模块的设计原理,并对最终结果进行总结,最后提出了在实验过程中出现的问题和解决的方案。 通过实验掌握了一些逻辑组合器件的基本功能和用法,同时体会到了利用软件设计电路的方便快捷,避免了硬件布线的繁琐,提高了效率。 关键词 数字计数器 动态显示 保持 清零 快速校分 快速校时 整点报时 外文摘要 Abstract Using the QuartusII, we design a digital clock of 24 hours with learning electric circuit knowledge. The circuit can keep the time、display、reset、adjust the minute and hour、ring the time in the round number timeThe paper has analyzed the principle of all work and explained the designing principle of different parts separately. I put forward a matter and give a settling plan. I know about the basic functions and using method of some electric pieces in this experiment. At the same time, I realized the convenience of making use of the software to carry on the electric circuit, which is fast, avoided the hardware cloth line tedious, and raised the efficiency. Keywords digital counter dynamic display keep clear check time alarm clock stopwatch 一、引言 数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。 但是传统硬件电路在设计存在连线麻烦,出错率高且不易修改,很难控制成本的缺点。而软件电路设计连线方便,修改容易;电路结构清楚,功能一目了然;软件内部提供有丰富的元件库;节省实验时间,故障率低,出错时,有错误提示,明显提高了效率。 为了帮助同学们将已经学过的比较零散的数字电路的知识能够有机的、系统地联系起来用于实际,培养综合分析、设计电路、独立思考、解决实际问题的能力,本次实验就利用QuartusII7.0软件设计一个电子数字钟,并下载到EDA实验系统中,进行结果验证。 二、实验目的 1、掌握较为复杂逻辑电路的设计方法。 2、了解数字计时器的组成及工作原理。 3、学会应用模块化的设计理念来解决复杂的电路。 三、实验要求 1)设计一个具有校时、校分,清零,保持和整点报时功能的数字钟。 2)对数字钟采用层次化的方法进行设计,要求设计层次清晰、合理;构成整个设计的功能模块既可采用原理图输入法实现,也可采用文本输入法实现。 3)数字钟的具体设计要求具有如下功能: a.数字钟最大计时显示23小时59分钟59秒。 b.在数字钟正常工作时可以对数字钟进行快速的校时和校分,即拨动 开关K1可对小时进行校正,拨动开关K2对分进行校正。 c.在数字钟正常工作的情况下,可以对其进行不断电复位,即拨动开关K3可以使时、分、秒显示回零。 d.保持功能要求

您可能关注的文档

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档