计算机组成原理10套试卷整理出资料—第三次修改.pdfVIP

计算机组成原理10套试卷整理出资料—第三次修改.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1 一、选择题 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数 计算机仍属于( B )计算机。(光盘的第一章) A 并行 B 冯·诺依曼 C 智能 D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数 为( A )。P16 —(这是答案在书上的页码,下面的一样) 31 30 31 30 A -(2 -1) B -(2 -1) C -(2 +1) D -(2 +1) 3 以下有关运算器的描述,( C )是正确的。 A 只做加法运算 B 只做算术运算 C 算术运算与逻辑运算 D 只做逻辑运算 4 EEPROM是指( D )。P83 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 5 当前的CPU由( B )组成。P127 A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU、主存 6 在集中式总线仲裁中,( A )方式响应时间最快。P195 A 独立请求 B 计数器定时查询 C 菊花链 7 CPU中跟踪指令后继地址的寄存器是( B C )。P129 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 8 从信息流的传输速度来看,( A )系统工作效率最低。P186 A 单总线 B 双总线 C 三总线 D 多总线 9 9 99 冯·诺依曼机工作的基本方式的特点是(B )。(光盘的第一章) A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 10 在机器数( 应改为BC )中,零的表示形式是唯一的。P22 A 原码 B 补码 C 移码 D 反码 11 在定点二进制运算器中,减法运算一般通过( D )来实现。P27 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器 12 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范 围是( D )。 A 0—64MB B 0—32MB C 0—32M D 0—64M 1 2 13 主存贮器和CPU之间增加cache的目的是( A )。P92 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 14 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数 外,另一个常需采用( C )。P114 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 15 描述PCI总线中基本概念不正确的句子是( 应改为C D )。P200 A PCI总线是一个与处理器无关的高速外围设备 B PCI总线的基本传输机制是猝发式传送 C PCI设备一定是主设备 D 系统中只允许有一条PCI总线 16 RT分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量 为( )。 A 512KB B 1MB C 256KB D 2MB 17列数中最小的数是( C )。 A 41=(101001)2 B 42=(52)8 C 29=(101001)BCD D 563= (233)16 18某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目 是(D)。 A 8,512 B 512,8 C 18,8 D 19,8 19交叉存储器实质上是一种多模块存储器,它用( 应改为A )方式执行多

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档