基于VHDL的等精度频率计设计—毕业设计论文.docVIP

基于VHDL的等精度频率计设计—毕业设计论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要 基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,本设计采用单片机AT89C51作为主要的控制单元,用来完成电路的信号测试控制、数据运算处理、键盘扫描和控制数码管显示等功能,待测信号经过LM358放大后又经过74HC14形成系统需要的矩形波,然后送入复杂可编程逻辑器件(CPLD),最后由可编程逻辑器件CPLD进行各种时序控制及计数测频功能,并用8位8段LED进行显示。 关键词 单片机 可编程逻辑器件 频率计 Abstract Based on the traditional principle of measuring the frequency of the frequency of measurement accuracy will be tested with the frequency and reduce the decline in the more practical limitations.SCM AT89C51 use this design as the main control unit, the signals used to complete the circuit test control, data processing, keyboard scanning and digital control of the show, and other functions, under test signal LM358 Larger then after a 74 HC14 system needs Rectangular waves, and then into the complex programmable logic devices CPLD, programmable logic devices by the end CPLD various control and timing count frequency measurement functions, and with eight 8 of the LED display. Keywords: SCMC CPLD Cymometer 目 录 1 引言 1 1.1 课题分析 1 1.2 等精度频率计在国内外发展概况 1 1.3 Max+Plus II 简介及VHDL语言简介 2 1.4 课题要求 4 2 等精度频率计的方案选择及原理分析 5 2.1 等精度频率计测频原理 5 2.2 系统原理框图 6 2.3 周期测量 6 2.4 脉冲宽度测量 7 2.5 周期脉冲信号占空比的测量 7 3 等精度频率计硬件设计 8 3.1 键盘控制模块 8 3.2 显示模块 8 3.3 主控模块 9 3.4 信号输入放大和整形模块 11 3.5 音频输出电路 12 3.6 CPLD功能模块描述 13 4 等精度频率计软件设计方案 14 4.1 VHDL语言 14 4.2 VHDL软件设计方案 15 4.3 所需VHDL文件及波形仿真结果 15 4.4 单片机的汇编语言编程 17 5 电路系统调试 21 6 结论 22 致 谢 24 附录一:元器件清单 25 附录二:程序清单 26 附录三:原理图 36 1 引言 1.1 课题分析 在现代电子系统中,数字系统所占的比例越来越大。系统发展的趋势是数字化和集成化,CPLD 作为可编程ASIC专用集成电路器件,它将在数字逻辑系统中发挥越来越重要的作用。而数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。 数字频率计是数字电路中的一个典型应用, 实际的硬件设计用到的器件较多, 连线比较复杂, 而且会产生较大的延时, 造成测量误差、可靠性差。随着可编程逻辑器件CPLD 的广泛应用, 以EDA 工具为开发平台, 利用VHDLVery HighSpeed Integrated CircuitHardware Description Language, 超高速集成电路硬件描述语言 工业标准硬件描述语言, 采用自顶向下 Top to Down 和基于库 Library- based 的设计, 设计者不但可以不必了解硬件结构设计, 而且将使系统大大简化, 提高整体的性能和可靠性。本课题正是利用EDA技术,基于单片机和CPLD设计实现频率计,这使设计过程大大简化,缩短了开发周期,减小了电路系统的体积,同时也有利于保证频率计较高的精度和较好的可靠性,本设计具有结构简单,成本低廉,开发周期短的特点。 1.2 等精度频率计在国内外发展概况 目前发达国家在电子产品开发中EDA工具的利用率已

文档评论(0)

yuanding685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档