基于AVR无线图像传输的设计与实现.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[摘要]:本RF24L01是先进的单片射频收发芯片,工作于2.4~2.5 GHz ISM频段。工作电压为1.9~3.6 V,有多达125个频道可供选择。可通过SPI写入数据,最高可达10 Mb/s,数据传输率最快可达2 Mb/s,并且有自动应答和自动再发射功能。RF24L01数据传输率快,数据写入速度高,内嵌的功能更完备。RF24L01,无线图像的传输 目 录 1. 作品概述 1 2. 系统功能分析 1 2.1 AVR最小系统 1 2.1.1. 主控芯片ATMEGA16原理 1 2.2 AVR外围硬件线路 4 2.2.1. 复位线路的设计 4 2.2.2. 晶振电路的设计 4 2.2.3. AD转换滤波线路的设计 4 2.2.4. JTAG仿真接口设计 5 2.3 LM2596功能 5 2.3.1. LM2596 开关电压调节器 5 2.3.2. LM2596开关电压调节器特点 5 2.3.3. 典型应用(固定输出) 6 2.3.4. LM2596端口用法 6 2.4 LCD12864功能 7 2.4.1. LCD12864模块的20个引脚定义如下: 7 2.4.2. LCD12864模块接口说明: 8 2.5 NRF24L01功能 9 2.5.1. NRF24L01作用及原理 9 2.5.2. NRF24L01工作模式: 10 2.5.3. 待机模式: 11 2.5.4. 掉电模式: 11 2.5.5. 数据包处理方式: 12 2.5.6. NRF24L01电路部分: 13 2.5.7. NRF24L01的使用: 14 3. 系统设计 15 3.1.1. 发射和接收主控板系统电路图 15 3.1.2. 主电路图 16 3.1.3. 程序流程图: 17 致 谢 18 参考文献 18 附录一: 19 发射接收主要程序分析: 19 作品概述 以单片机ATMEGA16为平台,使用两组单片机,一个做主机,一个作从机。主机,即发射端,用软件编程,把图像制作成相应格式的编码,通过AVR单片机,把控制命令和数据写入到NRF24L01。NRF24L01以16位CRC校验后把命令和数据发射出去。接收端的NRF24L01接收信号之后通过一定的时序传送给从机ATMEGA16,经过单片机处理程序之后,发送到液晶上面显示,实现了2.4G的无线图像传输。 系统功能分析 采用ATMEGA16单片机作为微处理器,外围电路包括: 开关电源电路 ②AVR最小系统 (2.4G无线发射单元; 接收端电路包括: ①AVR最小系统 ②开关电源电路 (2.4G无线接收单元 ④ LCD12864液晶显示单元; AVR最小系统32 个可编程的I/O 口 16KFLASH 512 字节的EEPROM 1K字节的片内SRAM 个通用工作寄存器,所有的寄存器都直接与算术逻辑单元相连接。在典型的操作中,两个位于寄存器文件中的操作数同时被访问,然后执行运算,结果再被送回到寄存器文件。 用于边界扫描的接口,支持片内调试与编程。 片内16K字节的允许程序存储器通过串行接口进行在线程序下载 六个可以通过软件进行选择的省电模式:空闲模式、ADC 噪声抑制模式、省电模式、掉电模式、Standby 模式以及扩展的Standby 模式 图1 芯片ATMEGA16 VCC 数字电路的电源 GND 地 端口A(PA7..PA0) 端口A 做为A/D 转换器的模拟输入端。 端口A 为8 位双向I/O 口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口A 处于高阻状态。 端口B(PB7..PB0) 端口B 为8 位双向I/O 口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口B 处于高阻状态。端口B 也可以用做其他不同的特殊功能 端口C(PC7..PC0) 端口C 为8 位双向I/O 口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,端口被外部电路拉低时将输出电流。在复位过程中,即使系统时钟还未起振,端口C 处于高阻状态。如果JTAG接口使能,即使复位出现引脚 PC5(TDI)、 PC3(TMS)与 PC2(TCK)的上拉电阻被激活。 端口D(PD7..PD0) 端口D 为8 位双向I/O 口,具有可编程的内部上拉电阻。其输出缓冲器具有对称的驱动特性,可以输出和吸收大电流。作为输入使用时,若内部上拉电阻使能,则端口被外部电路拉低时将输出电

文档评论(0)

AnDyqaz + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档