- 15
- 0
- 约6.76千字
- 约 59页
- 2017-09-07 发布于陕西
- 举报
4.1 总线技术 总线要素 例 8086微处理器中的总线复用 8086采用地址总线与数据总线、地址总线与控制总线合用引脚的方式节约引脚数量。这种复用技术的基础是时间分隔和总线锁存技术。 总线带宽 同步总线时序 总线时序 串行总线 几种常用的RS-232C接口连线 HCLK HADDR HWDATA HWRITE HREADY PADDR PWDATA PWRITE PSEL PENABLE A1 T1 T2 T3 T4 T5 D1 D1 A1 T6 来自AHB写 IDEL PSELx=0 PENABLE=0 SETUP PSELx=1 PENABLE=0 ENABLE PSELx=1 PENABLE=1 Transfer No transfer Transfer No transfer APB传送状态 PCI总线 (Peripheral Component Interconnection 外围组件互连 ) 独立于CPU构造,支持多种外设,为PC广泛采用 同步总线,33/66MHz时钟,32位传输(可扩展64位) ; 突发传输模式,基本传输率132MBps 地址/数据总线复用,减小总线规模 时钟 CLK 数据奇偶检验错 PERR 系统出错 SERR 总线请求 REQ 总线允许 GNT 从设备要求主设备停止当前数据传输 STOP 初始化设备选择 IDSEL 设备选择 DEVSEL
原创力文档

文档评论(0)