面向视频处理的可重构计算系统结构设计.pdf

面向视频处理的可重构计算系统结构设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Dissertation Submitted to Shanghai Jiao Tong University for the Degree of Master ARCHITECTURE DESIGN OF RECONFIGURABLE COMPUTING SYSTEM FOR VIDEO PROCESSING Candidate: Qiang Qian Student ID: 1072109014 Supervisor: Prof. Mao Zhigang Assistant Supervisor: Prof. He Weifeng Academic Degree Applied for : Master of Engineering Speciality: Circuits and System Affiliation : School of Microelectronics Date of Defence : Jan, 2010 Degree-Conferring-Institution : Shanghai Jiao Tong University 摘 要 可重构计算兼顾软件的灵活与硬件的高性能,在视频处理领域有 着广阔的应用前景,已经成为研究的热点,但也面临着很多问题:如 可重构系统设计缺少方法学指导、系统缺少实际应用的性能分析支持 等。本文面向视频处理领域构建可重构计算系统,对可重构计算系统 设计的流程,实现以及验证方法进行了详细的阐述和分析。 本文首先提出了可重构系统设计的流程。该流程包括算法分离与 提取、目标应用的软硬件划分、算法分析与信息提取以及系统设计等 步骤。根据该流程,本文以 H.264 解码器为目标应用,进行了可重构 系统的设计。文中详细讨论了该系统的设计过程以及系统模型、存储 器行为、阵列互连、PE 内部结构以及控制器行为等具体内容。 为了验证该系统在视频处理领域的有效性,本文将 H.264 解码器 中的具体算法,如整数余弦反变换、反哈达玛变换、半像素插值等映 射于前文设计的可重构阵列中,得到了各算法的映射性能。而后利用 SoC Designer 平台搭建整个系统模型,并在该模型中完成了 16×16 像 素残差图像的整数余弦反变换,用时约 390 个周期。为了得到系统的 实际性能,本文还对系统中的阵列部分进行了 RTL 级建模与综合, 阵列部分在 SMIC 180nm 工艺条件下的前端综合结果表明其工作频 率可达 300MHz 。 结合算法映射所得的具体性能,系统验证的结果以及阵列的工作 频率,本文对系统应用于 H.264 解码器的实际性能进行了合理评估。 评估结果表明:系统支持 H.264 标准,可以满足 SVGA 格式以下(含 4CIF 格式)的视频图像实时解码要求,满足并且超过了课题所要求 的指标。文章的最后给出了提升系统性能的方法,即数据复用、增加 总线带宽、寻求更优映射以及增强阵列计算能力等,为后续研究提供 了方向。 关键字:可重构计算,视频处理,设计流程,H.264 I ABSTRACT Reconfigurable computing can achive high performance as hardware, while maintaining flexibility as software, so it has a broad application prospect in the video processing area. It has been the hotspot of research and also facing many problems.

文档评论(0)

克拉钻 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档