电子钟课程设计LJX.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子钟课程设计LJX.doc

目 录 1. 课程设计目的………………………………………………………………….2 2.课程设计题目描述和要求……………………………………………………..2 3. 课程设计报告内容…………………………………………………………….3 3.1设计部分……………………………………………………………………….3 3.1.1设计名称…………………………………………………………………..3 3.1.2设计要求………………………………………………….…………….. 3 3.1.3设计原理…………………………………………………………………..3 3.1.4设计内容…………………………………………………………………..4 3.1.5设计步骤…………………………………………………………………..4 3.2调试部分………………………………………………………………….…. 9 3.2.1调试器材…………………………………………………………………..9 3.2.2调试要点…………………………………………………………………..10 3.2.3主体电路装调……………………………………………………………..10 3.2.4扩展电路装调……………………………………………………………..11 3.2.5调试结果…………………………………………………………………..12 4. 课程设计总结………………………………………………………………….12 参考文献……………………………………………………………………………15 1.课程设计目的 1、掌握数字电子钟的设计、组装与调试方法。 2、了解数字钟的组成及工作原理。熟悉集成电路的引脚安排。 掌握各芯片的逻辑功能及使用方法。了解面包板结构及其接线方法。 2.课程设计题目描述和要求 (1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟。 (2)用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 (3)画出框图和逻辑电路图,写出设计、实验总结报告。 (4)①闹钟系统。 ②整点报时。在59分51秒、53秒、55秒、57秒输出750Hz音频信号,在59分59秒时输出1000Hz信号,音频持续1s,在1000Hz荧屏结束时刻为整点。 ③日历系统(选做)。 3.课程设计报告内容 3.1 设计部分 3.1.1设计名称 多功能数字钟电路 3.1.2设计要求 基本功能如下: 准确计时,以数字形式显示时、分、秒的时间。 小时的计时要求为“12翻1”,分和秒的计时要求为60进位。 校正时间。 扩展功能如下: 定时控制。 仿广播电台正点报时。 报整点时数。 触摸报整点时数。 3.1.3设计原理 如图Ⅰ所示,数字钟电路系统有主体电路和扩展电路两大部分所组成。其中,主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能。 该系统的工作原理是,振荡器产生稳定的高频脉冲信号作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,时计数器按照“12翻1”规律计数。计数器的输出经译码器送显示器,计时出现误差时可以用校时电路进行校时、校分、校秒。扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。 图Ⅰ 多功能数字钟系统组成框图 3.1.4设计内容 振荡器的设计 分频器的设计 时分秒计数器的设计 时分秒译码显示电路的设计 60进制电路,12翻1电路设计 校时电路设计 定时电路的设计 仿电台整点报时电路的设计 3.1.5设计步骤 主体电路的设计与装调 主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件与单元电路的设计。 ⑴振荡器的设计 振荡器是数字钟的核心。振荡器的稳定程度及频率的精确度决定了数字钟计时的准确程度。通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越 高,计时精度越高。图Ⅱ为电子手表集成电路中晶体振荡器电路,常取晶振的频率为32768Hz。因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。 如果精度要求不高也可以采用由集成逻辑门与RC组成的时钟源振荡器或由集成电路定

文档评论(0)

caijie1982 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档