- 14
- 0
- 约1.07万字
- 约 7页
- 2017-08-26 发布于江苏
- 举报
基于NanoSim-VCS 的芯片级混合信号验证
朱鹤程
上海交通大学微电子学院,上海 (200240)
E-mail:zhuhc.sh@
摘 要:在混合信号系统芯片的设计过程中,设计的瓶颈就是复杂的全芯片系统验证以及数
字单元和模拟 IP 电路间的接口节点分析。考虑到这些瓶颈,本文提出了一种基于
NanoSim-VCS 的混合信号验证方法,以SHU-MV06 芯片为具体的对象,对一个包括了Verilog
和SPICE 的数模混合系统设计进行验证。这一验证方法在仿真的精度和速度间进行了折衷,
在保证一定精度的基础上大大缩短了仿真时间,提高了验证的效率,使设计人员在早期仿真
阶段就能及时发现设计中存在的问题,从而改进设计的质量。采用本方法验证的数模混合系
统级芯片SHU-MV06 一次流片成功,表明了这种方法的正确性和有效性。
关键词:模拟数字混合信号验证;NanoSim-VCS ;片上系统芯片SoC
1 引言
当今,随着越来
原创力文档

文档评论(0)