- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1.试简略讨论SRAM-FPGA、反熔丝FPGA、EEPROM的CPLD的结构特征,并指出:(5分)(1) 在相同规模的条件下,哪一种可能的资源利用率最高,为什么?(2) 在相同的逻辑实现条件下,哪一种逻辑实现时的电路时延可估算性最好。为什么?(3) 在相同的资源利用的条件下,FPGA和CPLD,哪一种复杂逻辑的实现灵活性好,为什么?2.WAP是由哪几个英文字组成的?写出其原文,并说出它是当前哪两大应用领域所共同关注的焦点问题。WAP的两个最大的优点是什么?(2分)3.在采用FPGA或CPLD作为目标器件,来实现你的逻辑设计时,其选择的原则是什么,主要从哪几个限制因素去考虑。(3分)4.当前,微电子芯片技术和其它领域技术相结合的典型成功范例主要在哪两大领域?(2分)5.流水线技术提高系统处理速度同时也会造成输出滞后,并且需要额外的寄存器资源。因此有人认为,如果用FPGA来实现电路逻辑,宜采用流水线方式,而如使用CPLD来实现路逻辑,往往不必采用流水线方式,为什么?(3分)6.信息时代的突然来临,使信息安全问题更为引人关注。而传统的密钥加密方法通过不断加长密钥长度来提高系统密级的方法变得越来越不安全,而且此法对图像、视频、声音等多媒体信息也力不从心。近年来,出现了_______(四个字)技术。它的优点是可以把毫____(两个字)的内容隐藏到一件作品中。我们这里所说的作品,可以包括文字、图像、视频和声音等信息。(2分)7.测试考虑是ASIC设计中的最棘手的问题之一,如果说设计的可测性是指完整的测试程序的生成和执行的有效性,那么,评价一个设计的可测性的基本要素有哪些?(3分)8.数字信号处理器DSP技术中,其具体内容是对信号进行_____(两字),____(两字),_____(两字),_____(两字)等加工处理。其应用最多的四种算法:卷积、相关、变换及级数处理,都可以用对两数进行_____(两字)后,再求___(壹字)的通用公式表达出来。(5分)9.如下构造体代码是描述异步复位的D触发器,试改为同步复位形式。(3分) architecture rexample of dff_logic is begin process(clk,reset)begin if reset=`0` then q<=d; elsif rising_edge(clk) then q<=d; end if ; end process; end rexample;10. 请说出ADSL的中文意思(越简单越好),并用一句话说出它最可能使用在哪个领域 (最好给出其带宽的量级)。(1分)11. 如下VHDL描述中存在多个错误,请指出并予修正。(5分) library ieee; --line1 use ieee.std_logic_1164.all; --line 2 entity terminal_count is port( --line 3 clock,reset,enable in bit; --line 4 data: in std_logic_vector(7 down to 0); --line 5 equals, term_cnt;out std_logic); --line 6 end terminal_count; --line 7 architecture terminal_count of terminal_count is --line 8 signal count; std_logic_vector(7 down to 0); --line 9 begin --line 10 compare;process --line 11 begin --line 12 if data=count then --line 13 equals=1 --line 14 end if; --line 15 end process; --line 16 --line 17 counter;process(clk) --line 18 begin --line 19 if reset=1 then --line 20 count<="111111111"; --line 21 elsif rising_edge(clock) then --line 22 count<=count + 1; --line 23 end if --line 24 end p
您可能关注的文档
最近下载
- 《风景谈》精品课件.ppt VIP
- T11长轨列车卸轨作业指导书.pdf VIP
- 城市轨道交通交流供电系统的保护方式1城市轨道交通交流供电系.pptx VIP
- 《极简项目管理》读书笔记.pdf VIP
- 北京-绅宝D70-产品使用说明书-绅宝D70 2.3T-C7230C7G-绅宝产品使用说明书.pdf VIP
- 《地下工程防水技术规范》(GB50108-2008).pdf
- 2023 【小升初分班】小升初数学分班测试卷 (通用版,含答案).pdf VIP
- DLT 1253-2013 电力电缆线路运行规程.pdf VIP
- 商务谈判毕思勇课程教案.pdf VIP
- 信息处理技术员教程(第三版)第6章 演示文稿基础知识.pptx VIP
文档评论(0)