逻辑门电路04485.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 逻辑门电路 2.1 CMOS门电路 对于多输入端门电路,当n个输入同时接低电平时,总的IIL与只有一个输入端接低电平基本相等。 ???? LSTTL门电路的电气特性 对于多输入门电路,总的高电平输入电流得按并联输入端的数目加倍。 LSTTL门电路的电气特性 TTL门电路输入端接电阻时的特性 当RI≤1kΩ时, vI相当于低电平。当RI≥10kΩ时, vI相当于高电平。 LSTTL门电路的电气特性 高电平输入电压VIH ,VIH(min)= 2.0V 结论: (1)悬空相当于接高电平; (2)当输出端通过一个电阻接到下级输入时,当这个电阻R≥1kΩ时,低电平可能无法传送到下级电路。 R vO2 vI1 1 1 >0.8V 0.2V LSTTL门电路的电气特性 (1)高电平输出特性(拉电流负载特性) 随着负载电流增加,VOH下降, IOH(max)=0.4mA。 (2)低电平输出特性(灌电流负载特性) 当负载电流增加时,VOL逐渐升高。 IOL(max)=-8mA。 (3)把一个门电路带同类门电路的个数称为电路的扇出系数。 LSTTL门电路的电气特性 思考:以下是用门电路来驱动LED的两种接法,哪一种较为合理? +5V LED R 1 LED R 1 LSTTL门电路的电气特性 例:已知门电路的参数 IOH(max)=0.4mA IOL(max)=-8mA GP G1 Gn 试求 门 GP 的扇出系数No应为多少? 对门P输出高电平和低电平时的情况分别讨论,然后取两个数中一个较小的作为门的扇出系数。 解: IIH= 20?A IIL = -0.2mA LSTTL门电路的电气特性 GP G1 Gn 解: ? 当门P输出为低电平时, ? 当门P输出为高电平时, N应选取{ NL,NH}min,即 N=10 LSTTL门电路的电气特性 (1)传输延迟时间 1 vO vI tpd的大小是由三极管开关时间,分布电容延迟等综合因素决定的,不易准确计算,一般在TTL集成电路数据手册中给出。 由于tpd的存在,对门电路的工作频率给出了限制。 tPHL tPLH vI vO LSTTL门电路的电气特性 普通LSTTL与非门不能线与 TTL集电极开路门 集电极开路门的电路结构和逻辑符号 TTL集电极开路门 集电极开路门使用时应接上拉电阻 TTL集电极开路门 集电极开路门可以线与 分别用LSTTL与非门和OC门,实现函数 画出逻辑电路图。 解: TTL集电极开路门 如图所示电路,OC门输出高电平漏电流IOZ=100μA,输出低电平VOL=0.4V时最大灌电流IOL为8mA;门的输入电流IIL≤-0.2mA; IIH≤20μA。如果要求X点高、低电平VIH≥3V,VIL≤0.4V,请计算上拉电阻RL的选择范围。 TTL集电极开路门 TTL集电极开路门 (a)当X输出高电平时,电流的分布如图所示 流过RC总的电流为: I1=3×IOZ+6×IIH=3×0.1+6×0.02=0.42mA VX=5V-I1RC=5V-0.42×RC≥3V TTL集电极开路门 (b)线与后输出低电平 流进OC门的电流为 0.622kΩ≤RC≤4.75kΩ TTL集电极开路门 OC门的应用 (a)可实现线与,简化硬件电路 (b)实现电平转换 TTL集电极开路门 OC门的应用 (c)驱动大电流负载 TTL三态门 TTL三态门的电路结构 TTL三态门的工作原理 当EN为高电平时,与非逻辑功能 当EN为低电平时,T4和T1同时截止,输出高阻态 三态:0态、1态、高阻态 L VCC T1 T4 T2 R2 R3 A B R1 EN R4 D4 D 低电平使能 高电平使能 TTL三态门 A B F & EN EN A B F & EN EN CMOS电路的特点 1. 功耗小:CMOS门工作时,总是一管导通另一管截止,因而几乎不由电源吸取电流其功耗极小; 2. CMOS集成电路功耗低内部发热量小,集成度可大大提高; 3. 抗幅射能力强,MOS管是多数载流子工作,射线辐 射对多数载流子浓度影响不大; 4. 电压范围宽:CMOS门电路输出高电平VOH ≈ VDD,低电平VOL ≈ 0V; 5. 输出驱动电流比较大:扇出能力较大,一般可以大于50; 6. 在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好。 芯片手册介绍74HC04 电路结构和工作原理: 当C为低电平时, VTN、VTP截止,传输门断开; 当C为高电平时, VTN、VTP中至少有一只管子导

文档评论(0)

文档精品 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6203200221000001

1亿VIP精品文档

相关文档