微机原理与接口技术电子教案梁建武 第2章.ppt

微机原理与接口技术电子教案梁建武 第2章.ppt

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3. 中断请求和响应引脚 INTR(Interrupt Request) 可屏蔽中断请求,输入、高电平有效 有效时,表示请求设备向CPU申请可屏蔽中断 该请求的优先级别较低,并可通过关中断指令CLI清除标志寄存器中的IF标志、从而对中断请求进行屏蔽 3. 中断请求和响应引脚(续1) INTA*(Interrupt Acknowledge) 可屏蔽中断响应,输出、低电平有效 有效时,表示来自INTR引脚的中断请求已被CPU响应,CPU进入中断响应周期 中断响应周期是连续的两个,每个都发出有效响应信号,以便通知外设他们的中断请求已被响应、并令有关设备将中断向量号送到数据总线 3. 中断请求和响应引脚(续2) NMI(Non-Maskable Interrupt) 不可屏蔽中断请求,输入、上升沿有效 有效时,表示外界向CPU申请不可屏蔽中断 该请求的优先级别高于INTR,并且不能在CPU内被屏蔽 当系统发生紧急情况时,可通过他向CPU申请不可屏蔽中断服务 主机与外设进行数据交换通常采用可屏蔽中断 不可屏蔽中断通常用于处理掉电等系统故障 4. 总线请求和响应引脚 HOLD 总线保持(即总线请求),输入、高电平有效 有效时,表示总线请求设备向CPU申请占有总线 该信号从有效回到无效时,表示总线请求设备对总线的使用已经结束,通知CPU收回对总线的控制权 DMA控制器等主控设备通过HOLD申请 占用系统总线(通常由CPU控制) 4. 总线请求和响应引脚(续1) HLDA(HOLD Acknowledge) 总线保持响应(即总线响应),输出、高电平有效 有效时,表示CPU已响应总线请求并已将总线释放 此时CPU的地址总线、数据总线及具有三态输出能力的控制总线将全面呈现高阻,使总线请求设备可以顺利接管总线 待到总线请求信号HOLD无效,总线响应信号HLDA也转为无效,CPU重新获得总线控制权 5. 其它引脚 RESET 复位请求,输入、高电平有效 该信号有效,将使CPU回到其初始状态;当他再度返回无效时,CPU将重新开始工作 8088复位后CS=FFFFH、IP=0000H,所以程序入口在物理地址FFFF0H 5. 其它引脚(续1) CLK(Clock) 时钟输入 系统通过该引脚给CPU提供内部定时信号。8088的标准工作时钟为5MHz IBM PC/XT机的8088采用了4.77MHz的时钟,其周期约为210ns 5. 其它引脚(续2) Vcc 电源输入,向CPU提供+5V电源 GND 接地,向CPU提供参考地电平 MN/MX*(Minimum/Maximum) 组态选择,输入 接高电平时,8088引脚工作在最小组态;反之,8088工作在最大组态 5. 其它引脚(续3) TEST* 测试,输入、低电平有效 该引脚与WAIT指令配合使用 当CPU执行WAIT指令时,他将在每个时钟周期对该引脚进行测试:如果无效,则程序踏步并继续测试;如果有效,则程序恢复运行 也就是说,WAIT指令使CPU产生等待,直到引脚有效为止 在使用协处理器8087时,通过引脚和WAIT指令,可使8088与8087的操作保持同步 2.4 微型计算机工作时序 时钟周期 微处理器执行指令的最小时间单位,通常称为一个T状态 指令周期 指从取指令到执行完毕所需要的时间 总线周期 指通过外部总线对存储器或I/O端口进行一次读/写操作的过程 2.4.1 8086/8088 操作时序 时序就是对信号随时间变化的规律以及信号间的相互关系的描述。这些相互关系通过时序图来描述。 总线时序是指在总线操作中相关信号的时序。 总线操作是指发生在总线上的某些特定的操作,包括:存储器读和I/O读、存储器写和I/O写、中断响应、总线请求及响应等。 2.4.2 最小模式下总线操作时序 微处理器最基本的4种总线周期 存储器读总线周期 存储器写总线周期 I/O读总线周期 I/O写总线周期 存储器写总线周期 T4 T3 T2 T1 ALE CLK A19/S6~A16/S3 A15~A8 AD7~AD0 A15~A8 A7~A0 输出数据 A19~A16 S6~S3 READY (高电平) IO/M* WR* T1状态——输出20位存储器地址A19~A0 IO/M*输出低电平,表示存储器操作; ALE输出正脉冲,表示复用总线输出地址 T2状态——输出控制信号WR*和数据D7~D0 T3和Tw状态——检测数据传送是否能够完成 T4状态——完成数据传送 I/O写总线周期 T4 T3 T2 T1 ALE CLK A19/S6~A16/S3 A15~A8 AD7~AD0 A15~A8 A7~A0 输出数据 0000 S6~S3 READY (高电平) IO/M* WR* T1状态——输出16位I/O地

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档