DSP 技术及应用 教学课件 作者 陈金鹰 主编 2.pptVIP

DSP 技术及应用 教学课件 作者 陈金鹰 主编 2.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1. 算术逻辑运算单元 ALU如何获取数据 ALU输出送往何方 溢出怎么办 进位位的作用 什么是双16位算术运算 2. 累加器A和B 作用 结构与位置 A和B的异同 加载与存储中的移位 3.桶形移位器的功能 什么是定标 移位处理的作用 归一化的作用 为何要扩展符号位 4.乘法器/加法器 结构 功能 什么是舍入处理 饱和处理的优点 数据流向 5.比较、选择和存储单元 结构 功能 6.指数编码器 7.CPU状态和控制寄存器 3个状态寄存器 功能 位置 各bit的作用 第三节 内部总线结构 第四节 C54x芯片的存储器结构 二、哈佛结构存储空间分配 1.存储器空间的划分与交叉 DARAM SARAM ROM 2.程序存储器 片内存储器作为程序存储器条件 外部存储器作为程序存储器条件 片内ROM分块的目的 3.数据存储器 RAM分块目的 DARAM前1K数据存储器的配置 4.存储器映像寄存器 位置 作用 访问所需周期数 二、定时器 功能 定时中断的周期计算 定时中断周期=CLKOUT×(TDDR+1)×(PRD+1) 1)将中断标志寄存器IFR中的TINT位置1,清除尚未处理完的定时器中断。 2)将中断屏蔽寄存器IMR中的TINT位置1,开放定时中断。 3)将ST1中的INTM位清0,从整体上开放中断。 编程举例 STM #0000h,SWWSR ;不插等待周期 ;(软件等待状态寄存器置0) STM #0010h,TCR ;TSS=1(TCR第5位TSS置1) STM #0100h,PRD ;加载定时器周期寄存器(PRD) ;定时中断周期=CLKOUT×(TDDR+1)×(PRD+1) STM #0C20h,TCR ;定时分频系数TDDR初始化为0 ;TSS=0,启动定时器工作 ;TRB=1,当TIM减到0后重新加载PRD ;Soft=1,Free=1定时器遇到断点后继续运行 STM #0008h,IFR ;清除尚未处理完的定时中断 STM #0008h,IMR ;开放定时中断 RSBX INTM ;开放中断(状态寄存器ST1的INTM位复位) … 三、时钟发生器 作用 组成 时钟频率 CPU时钟频率 CLKOUT (1)硬件配置的PLL (2)软件可编程PLL 软件编程时钟方式 第一:PLL方式 第二:DIV方式 锁定定时器 工作方式 锁定延时时间的设定 PLLCOUNT的数值设定 设计举例 如果要从DIV方式转到PLL×3方式,已知CLKIN的频率为13MHz,PLLCOUNT=41(十进制数),只要在程序中加入如下指令即可: STM #0010 0001 0100 1111 b,CLKMD 其中,PLLMUL=0010,PLLDIV=0,PLLNDIV=1,故由表5-10可得乘系数为3;PLLON/OFF=1,表5-10知PLL工作;PLLCOUNT十进制计数值为41。 四、复位电路 功能 五、主机接口 功能 结构 HPI两种工作方式 (1)共用寻址方式(SAM) HPI与主机的连接 HPID与DARAM存储器的关系 HPIA寄存器对寻址的影响 HPIC控制寄存器各位设置 对HPI的寻址过程 第六节 串行口 标准同步串行口(SP) 缓冲同步串行口(BSP) 多路缓冲串口(McBSP) 时分多路串行口(TDM) 一、标准串口SP 1.串行口组成 16位数据接收寄存器(DRR) 数据发送寄存器(DXR) 接收移位寄存器(RSR) 发送移位寄存器(XSR) 控制电路 标准串口SP特点 可有多个相互独立的标准同步串口 发送和接收是双向缓冲的 2个存储器映像寄存器用于传送数据 每个口有时钟、帧同步脉冲以及串行移位寄存器 可以按8位字节或16位字节转换 可以产生自己的可屏蔽收发中断 可以工作在任意的时钟频率上 标准串行口的最高工作频率是CLKOUT的1/4。 串行口连接方法 2.串行口控制寄存器 功能 控制位作用 3. 标准串口SP的使用 STM #0038H ,SPC ;串口初始化 STM #00C0H ,IFR ;清除挂起的串口中断 AND #00C0H ,IMR ;使能中断 RSBX INTM ;使能全局中断 STM #00F8H ,SPC ;开始串口传输 STM DATA1,DXR ;写第一个数据到DXR 二、缓冲串行口

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档