电路与电子技术应用基础教学配套课件谭维瑜第13章13.3.pdfVIP

电路与电子技术应用基础教学配套课件谭维瑜第13章13.3.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
13.3 通用可编程阵列逻辑 GAL 13.3.1 通用可编程阵列逻辑 GAL 简介 13.3.2 GAL 的应用 教学要求 1.了解GAL 比PAL 的优越 2. 了解GAL 的引脚的功能 3.熟悉所举应用例子的引脚 13.3 第 13 章 可编程逻辑器件 13.3 通用可编程阵列逻辑 GAL 13.3.1 通用阵列逻辑 GAL PAL 在实际应用中却有以下问题:第一, 由于它采用的是熔丝工艺, 不能再作修改, 即只能一次性写入;第二, 采用固定的输出结构, 对 不同的输出结构要求, 只能另选其它型号的PAL 来实现。 2 GAL 是一种新型PLD 器件。GAL 采用了电可擦CMOS(E CMOS) 工艺, 并且它的输出结构是可以编程的。 13.3.1 -1-1 13.3.1 通用阵列逻辑 GAL 按照门阵列的可编程程度,可分为两大类:一类是普通型GAL , 它的与门阵列是可编 程的, 或门阵列是固定连接的, 如 GAL16V8 ;另一类是新一代 GAL, 它的与门阵列和或门 阵列都可以编程, 如GAL39V18 。 2 GAL 采用高速的E CMOS 工艺, 在几秒钟内就可完成芯片的擦除和编程操作。在输出 电路结构上, 采用了输出宏单元OLMC 是可编程的, 可自行定义所需的输出结构和功能。因 此, 一片GAL 可以编程数百次, 并且一种型号的GAL 器件可以兼容数十种PAL 结构类型。 故GAL 使用极大的方便灵活。 13.3.1 -1-2 13.3 通用可编程阵列逻辑 GAL 13.3.1 通用阵列逻辑 GAL 以GAL16V8 为例, 简要介绍 GAL 的功能, 图13-5 所示是 GAL16V5 的引脚图 图13-5 GAL16V8 引脚图 GAL 共有20 个引脚,其中:引脚10 为接地END, 引脚 20 为电源VCC, 引脚2~9 共8 个为输入I, 还可以将其他8 个设置为输入端则有 16 个输入端, 引脚12~19 共8 个引脚由编程时确定其功能, GAL 内含有8 个输出宏单元, 由用户根据需要, 通过编程来规定其作为输出模式或输入模式。 13.3.1-3 13.3 通用可编程阵列逻辑 GAL 13.3.1 通用阵列逻辑 GAL 工作于输出模式时, 既可规定为寄存器输出( 时序逻辑输出), 也可规定为组合逻辑输出。引脚1 是时钟脉冲CLK, 引脚11 是 输出控制(使能)端CE, 如果GAL 内的8 个输出宏单元全部定义 为组合输出, 则引脚1 和引脚11 可作为输入端。由于GAL 具 有用户可编程的输出宏单元,

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档