数字式竞赛抢答器实习报告.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字式竞赛抢答器实习报告.doc

1 设计要求 1.1 利用学过的知识设计制作一个可容纳多组参赛的数字式抢答器 1.2 电路具有第一抢答信号的鉴别和锁存功能。 1.3 电路具有第一抢答信号鉴别锁存功能。 1.4 电路设置计分功能。 1.5 可以增加辅助电路。 2 技术指标 2.1 最大参与组数:100。 2.2 最大分辨时间10ms。 2.3电源:直流(DC)10V。 2.4功率消耗3W 数字式竞赛抢答器 摘 要 该设计是一个最大可以容纳100组选手参赛的数字式抢答器,每组设置了1个抢答器按钮供抢答者使用。电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,假若参赛者按抢答开关,则该组指示灯亮并用组别显示电路显示出抢答者的组别,同时扬声器发出声音,此时电路具有锁存功能,使别组的抢答开关不起作用。 关键词 CD4067 CD4028 CD4518 CD4543 受控振荡器 BCD译码/7段LED驱动 光电耦合器 反馈 自锁 时钟脉冲 引言 在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。同时还可以设置记分、犯规及奖励记录等多种功能。该设计就是针对上述各种要求设计出的供100名选手参赛使用的数字式竞赛抢答器。 总体设计方案 2.1设计思路 该电路的根本任务时准确的判断出第一抢答者的信号并将其锁存。实现这一功能可用触发器和锁存器等。在得到第一信号后应立即将电路的输入封锁,即使其他组再次发出抢答信号也无效。同时还必须注意,第一抢答信号应该在主持人发出抢答命令之后才有效。当电路形成第一抢答信号之后,用编码、译码及数码显示电路显示出抢答者的组别,也可以用发光二级管直接指示出组别。还可以用鉴别出的第一抢答信号控制一个具有两种工作频率的交替变化的音频振荡器工作,使其推动扬声器发出两个笛音音响,表示该题抢答有效。 2.2总体设计框图 2.3集成块简介 CD4067是模拟开关。数字电路中模拟开关是很有用的器件,用它来切换数字信号的传输是十分方便的。 CD4067是单16路集成模拟开关器件,各开关由外部输入二进制的地址码来切换。 CD4543是BCD译码/7段LED驱动器。CD4518是CMOS器件是双BCD码计数器,CD4518中的每个计数器包含两个时钟输入端。 (图1) CD4028是一个BCD十进制译码器。CD4067的管脚图如图1。 其真值表如表1 (表1) 2.4元件清单及说明 数字式竞赛抢答器电路图见图2: (图2) 计分电路见图3 (图3) IC1和IC2为十进制加/减计数器,分别组成分数的个位和十位。IC3和IC4为7段译码电路,它把IC1和IC2的十进制数字信号译成可显示0~9数字的7段码。IC5为分数的百位,它为JK触发器只有二种状态,所以本电路的最高得分为199分。S1为加分开关,每按一次产生一个脉冲信号使IC1做加法计数一次。S2为减分开关,每按一次作减法计数一次。IC1的进位或借位信号会自动传递给IC2使其计数。S3为清零开关,按S3即显示“000”。R1、C1、R2、C2为防止开关抖动所设置。这是因为开关在开或关的瞬间会产生多次抖动从而使电路误计数,所以增设阻容元件来消除开关的抖动。7段码a~g的每一段输出由三极管驱动电路。 设计原理分析: 本文介绍了一款利用扫描方式实现100路抢答的大容量抢答器电路。电路见图。 F1,F2及外围元件构成受控振荡器产生扫描所需的时钟脉冲;IC1为双十进制计数器CD4518,本电路将其中一个十进制计数器作为个位计数器用,另外一个作为十位计数器用,两个计数器机联构成100进制计数器。 个位计数器输出的BCD码一路作为IC2(4线/10线译码器CD4028))”和锁存输入端“LE”置0,从而解除IC4、IC5的消隐功能并对各自的输入数据进行锁存。F4输出的低电平还使F5、F6输出高电平,再点亮指示灯LED的

文档评论(0)

docinpfd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档