网站大量收购独家精品文档,联系QQ:2885784924

ISE10.1使用介绍.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ISE10.1使用介绍.doc

ISE 10.1Steps 1 new project 1. 双击桌面 Xilinx ISE.1 快捷方式打开 ISE 工程管理器(Project Navigator)。 2. 打开 Project Navigator 后,选择 File → New Project ,弹出新建工程对话框点击 Next 按钮,弹出器件特性对话框。Device Family选择“Virtex2P”, Device选“XC2VP30 ff896,Speed选 -7”,Next 按钮behavior simulation 1右键单击Source窗口空白处,在弹出的菜单中选择“New Source”,在弹出的对话框中选择“Test Bench WaveForm”,在右端的“File name”中输入名字,点击Next。 2选择测试所对应的原文件。 3.设置时钟参数,如果是组合逻辑电路,注意在clock information中选择combinatorial选项。 4.设置设置激励波形,在要设定的波形上,点击鼠标就可以设定波形。但是要注意,设定的波形应该能检验你所设计的电路。 5然后在processes窗口中击simulater behavioral model”进得功能仿真ChipScope 1创建ICON核,创建步骤如下: Number of Control Ports的个数由你要添加的其他核的个数决定,如果你只用添加VIO,那么就选择“1”,如果要添加VIO和ILA,那么就选择“2”,组合逻辑电路不用添加ILA核。 2创建ILA核,创建步骤如下: 3 创建VIO核,步骤如下: 4 核实例化,代码如下 5 Constraints 1添加时钟,在Processes中选择User Constraints下的“Floorplan IO”并双击。在弹出的对话框中,然后将时钟CLK托动到“AJ15”然后关闭对话框保存就可以完成对时钟的添加了。(如果是组合逻辑,就不需要时钟约束) 6 synthesize your design 在ISE里进行综合,在processes窗口中双击Synthesize—XST双击Implement Design”实现设计。 8 Generate Programming File 双击Generate Programming File” 生成bit文件Analyze Design Using Chipscope 1试在Processes窗口中选择双击“Analyze Design Using Chipscope”进入ChipScope Pro Analyzer窗口,点击图标检查连接情况 2然后下载bit文件到板子上,单击菜单栏中的“Device”在所用器件名上右击然后选onfigure”,在弹出的对话框中单击“Select New File”,在工程目录中选择.bit文件,单击打开。 3 双击VIO Console,进入VIO Consle窗口,进行观测调试,

文档评论(0)

gshbzl + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档