- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章 同步时序逻辑电路 数字逻辑电路按其工作特点可分为两大类:组合逻辑电路和时序逻辑电路。 组合逻辑电路某一时刻的输出只取决于此时刻的输入。主要描述工具采用真值表。 时序逻辑电路某一时刻的稳定输出不仅取决于当时的输入,还取决于过去的输入(历史状态)。主要描述工具采用状态图和状态表。 4.1 同步时序逻辑电路模型 1.同步时序电路的结构框图 同步时序电路的结构框图分类 2、同步时序逻辑电路的描述 (1)状态表: (2)状态图: 4.2 触发器 1、R-S触发器 (1)基本R-S触发器 “或非”门构成基本R-S触发器 “与非”门构成基本R-S触发器 例:说明由RS触发器组成的防抖动电路的工作原理,画出对应输入波形的输出波形。 (2)时钟控制R-S触发器 Q (n+1)=S+RQ 且R·S=0 (R、S不能同时为1) “空翻”现象:在时钟信号作用期间,如果输入信号发生 变化, 触发器状态会跟着变化,从而在一 次时钟信号作用期间,可能引起触发器多 次翻转,这种现象称为“空翻”。为了解决 这一现象,可采用主-从型结构。 主从R-S触发器 D触发器功能表 D触发器功能表 3. J-K触发器 J-K触发器的状态图和状态表 J-K触发器的状态表 主从J-K触发器:防止“空翻” J-K触发器时序图 J-K触发器应用:计数器 J-K触发器应用:计数器 4. T触发器 T触发器的状态图和状态表 T触发器的状态表 防止“空翻”:通常采用主从结构或 维持阻塞结构。 4.3同步时序逻辑电路分析 分析给定的逻辑电路图,找出时序电路的特点,有助于改进电路的设计。 分析方法:状态转移真值表法和代数法 状态转移真值表分析法步骤: 1、求出输出函数和激励函数表达式。 2、建立状态转移真值表。 3、作出时序电路状态表,画出状态图。 4、用文字和时间图描述电路的逻辑功能。 代数分析法步骤: 1、求出输出函数和激励函数表达式。 2、根据激励函数和现态列出次态方程式。 3、作出时序电路状态表,画出状态图。 4、用文字和时间图描述电路的逻辑功能。 例1:分析下面电路图的逻辑功能。 状态转移真值表 状态表 描述电路逻辑功能: 由上述状态图可以看出,该电路是可逆计 数器,当x=0时,做加法,其计数序列为: 00 01 10 11 当x=1时,做减法,其计数序列为: 00 11 10 01 设计数器初始状态y2y1为00,输入x的典型 序列根据状态表或状态图可 作出电路的状态响应序列,即 CP: 1 2 3 4 5 6 7 8 x: 1 1 1 1 0 0 0 0 y2: 0 1 1 0 0 0 1 1 y1: 0 1 0 1 0 1 0 1 y2(n+1): 1 1 0 0 0 1 1 0 y1(n+1): 1 0 1 0 1 0 1 0 根据上述电路的状态响应序列画出时间图 例2:分析下面电路图的逻辑功能。 根据Q(n+1)=JQ+KQ 求出次态y2(n+1)和y1(n+1)的方程式 y2(n+1)=j2y2+k2y2 = xy1y2+xy2 y1(n+1)=j1y1+k1y1 = xy1+xy2y1 状态图 描述电路逻辑功能: 当x=0时,无论状态处于何种状态都回到00状态同时输出z=0;只有连续输入4个或4个以上的1时,才能使输出z=1。 所以该电路的逻辑功能是对输入信号进行检测,当检测到输入连续4个或4个以上1时,输出z=1,否则z=0,故该电路为1111序列检测器。 设计数器初始状态y2y1为00,输入x的典型 序列根据状态表或状态图可 作出电路的状态响应序列,即 CP: 1 2 3 4 5 6 7 8 x: 0 1 0 1 1 1 1 1 y2: 0 0 0 0 0 1 1 1 y1: 0 0 1 0 1 0 1 1 y2(n+1): 0 0
文档评论(0)