北京邮电大学计算机学院数字逻辑与数字系统.pptVIP

北京邮电大学计算机学院数字逻辑与数字系统.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74LS148真值表 具有优先级的编码器 74LS148 P49 真值表 实质:允许多个有效信号输入,输出只对优先级别高的信号编码。 74LS148 ●输出为3位二进制反码 0 0 1 1 1 0 0 0 1 0 0 0 0 0 ●输入输出信号0有效 0 1 1 I7→0 I6→1 I5→2 I4→3 I3→4 I2→5 I1→6 I0→7 0 0 1 1 EWB演示_编码器 000 001 010 011 100 101 110 111 作业 1、设计一个多功能电路,功能表见表1。分别采用逻辑门实现、8选1数据选择器实现、4:16译码器实现。 G1 G0 F 0 0 A 0 1 1 0 AB 1 1 A+B 2、已知逻辑函数 写出F1、F2的最小项表达式, 表1 并采用三种方法实现。 3、用并行加法器74LS283设计一个四位二进制减法器。(提示:负数用补码表示) 4、P98 1、2 提问 1、10—4线优先编码器允许同时输入________路编码信号。 (a)1 (b)9 (c)10 (d)多 (d) 2、用译码器实现函数 3:8 译码器 D0 D1 D2 G1 G2A G2B B A C “1” 问题 3、密码锁思考题的答案 BC先闭合 B=C=A=1、D=0时G=0、H=0 EI EO EI EO GS 74LS148 第一片有输入信号时(A15~A8至少有一个为0),要求输出代码是0000~0111中的一个;在第一片无输入信号而第二片工作时,要求输出代码是l000~1111中的一个。 两片74LS148组成16位编码器 16位编码器 WEB-74LS147演示P49例15 P48 图2.27是原码输出 数据比较器 ● 一、数据比较器 实际值A恒定B值:降温 B 实际值A=恒定B值:保持 实际值A恒定B值:升温 74LS85四位比较器 A = B AB 0123 0123 74LS85 AB A=B P51 表2.11 级联输入端用于扩展 比较思路 从高位到低位逐级比,高位相等需比较低位确定两数大小。 第七节 数据比较器与加法器 电压放大 ~220V调压器 + - 恒温数控装置 功放 电动机 热电偶 减速器 A/D 比较器 D/A 数据比较器真值表 4位比较器74LS85功能表 74LS85 两片74LS85构成8位数据比较器 P50 倒数第3行 74LS85举例 试用数值比较器构成用8421BCD码表示的 一位十进制数的四舍五入电路。 例 解:设8421BCD的输入为A3A2AlA0,当其小于或等于4(即0l00)时电路输出F为0,否则输出F为1。 加法器 ● 二、加法器 全加器 实现两个一位二讲制数相加的同时,再加上低位来的进位的逻辑电路。 半加器 HA Ci Ai Bi Si 两个一位二进制数相加,并且能向高位进位的逻辑电路。 Ai Bi Ci-1 Si Ci 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 0 0 1 0 0 0 1 0 1 1 1 FA Ci-1 Ci Ai Bi Si 和 进位 串行加法器 串行加法器 多个全加器FA串行连接 FA15 C15 A15 B15 S15 FA14 C14 A14 B14 S14 FA0 C-1 A0 B0 S0 …… C0 C13 A=3948H B=C769H A=0011 1001 0100 1000B B =1100 0111 0110 1001B 问题:最终和的输出要等待进位的逐级上传。 速度低 + ? 1011 0001 1 0000 0000 + P57 12题 串行加法器 多个全加器FA串行连接 FA Ci-1 Ci Ai Bi Si Ai Bi Ci-1 Si Ci 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 0 0 1 0 0 0 1 0 1 1 1 与门延迟时间:15ns 或门延迟时间:12ns 异或门延迟时间:13ns 一级的进位时间=12+15+13=40(ns) 化简: Ai Bi Ci-1 Ci Si FA 非门延迟时间:15ns 与或非门延迟时间:6ns 异或门延迟时间:20ns 16位数据求和的时间=15×(6+15)+20=335(ns) 题:给定三种门,计算16位串行进位加法器的最长进位时间。 Ai Bi Ci-1 Ci Si Ci 16位数据进位的时间=16×(6+15)=336(ns) 一级的进位时间=6+15=21(ns) 74LS283 四位超前进位并行加法器 74LS283 即将字长n位分为若干组,组内采用超前进位,组

文档评论(0)

docindpp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档