10723P27(第一稿修改).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
南京信息职业技术学院 毕业设计论文 作者 王鹭 学号 10723P27 系部 电子信息工程学院 专业 无线电技术 题目 基于CPLD的时间控制器的设计 指导教师 高玉玲 评阅教师 完成时间: 2010年 5月 1日 毕业设计论文中文摘要 题目:基于CPLD的时间控制器的设计 摘要: 以CPLD为核心的时间控制器与传统的时间控制器相比,具有外围电路少、集成度高、可靠性强等优点。该时间控制器得设计是以VHDL语言为开发工具,以MAX+PLUS2为软件平台,采用模块化设计。该控制器具有数字时钟功能,具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间, Title : The design of time controller based on CPLD Abstract: The CPLD controller as the core of the time compared with traditional time controller, with less peripheral circuit, high integration and reliability advantages. The time controller was designed based on VHDL language for the development of tools to MAX + PLUS2 for the software platform, modular design. The controller features a digital clock with timer function, can be arbitrarily set between 00:00 ~ 23:59 opening time and closing time can be convenient and flexible set time and the closing time, the street lamps, advertising light box, Neon has a wide range of applications, etc.. The paper gives simulation modules of VHDL source code and map. Keywords: CPLD, VHDL, programmable logic devices, MAX + PLUS2, time controller 目录 1 引言 5 1.1课题的来源和意义 5 1.2 可编程器件简介 5 2时间控制器的发展 7 2.1时器控制器的发展历史及前景 7 2.2时间控制器的应用 8 3 基于CPLD的时间控制器的设计 8 3.1 Max+plusⅡ软件的基本描述 8 3.2 总体结构设计 9 3.3子模块功能设计及仿真 10 3.3系统部分功能仿真 14 结论 15 致谢 16 参考文献 16 1 引言 传统时间控制器功能简单,硬件线路多,设计复杂,可靠性差。随着CPLD(复杂可编程逻辑器件)的飞速发展,它以其编程方便、集成度高,速度快、价格低等特点越来越受到广大电子设计人员的青睐。 本文介绍一种以CPLD为核心、以VHDL为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。   CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户

文档评论(0)

638922bb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档