基于CPLD_FPGA器件参数化开方电路的设计及应用.pdfVIP

基于CPLD_FPGA器件参数化开方电路的设计及应用.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于CPLD_FPGA器件参数化开方电路的设计及应用.pdf

第 25 卷 第 10 期 绍  兴  文  理  学  院 学  报 Vol . 25 No . 10                         2005 年 12 月 JOURNAL OF SHAOXIN G UNIVERSITY Dec . 2005 基于 CPLD/ FPGA 器件参数化开方电路的设计及应用 魏佩敏  赵伟强 (绍兴文理学院 工学院 ,浙江  绍兴 312000) 摘  要 :讨论二进制开方运算的过程以及利用 CPLD/ FPGA 进行开方运算硬件电路的设计思想和实现方案. 关键词 :二进制码 ;开方 ;CPLD/ FPGA ;HDL 语言 ( ) 中图分类号 :TN702    文献标识码 :A    文章编号 :1008 - 293X 2005 10 - 0058 - 04                      目前在模拟信号数字化处理过程中 ,数字可编程器件以其性能稳定 、处理速度快而得到广泛应用 ,特 别是 EDA 软件及在线可编程技术的使用 ,使设计的灵活性和设计速度大幅度提高. 在 CPLD/ FPGA 的开发 应用中 ,大多数 EDA 软件都提供加法 、减法 、乘法的设计向导 ,或提供LPM 宏函数可供选择 ,却没有提供开 放性的开方运算 IPCORE ,而开方运算在信号处理领域应用又比较广泛. 本文探讨了参数化开方运算快速 算法的设计思想及应用. 1  二进制开方运算的原理 ( ) ( ( ) ) 2 ( ) 2 2 ( 假设两位二进制数为 X X ,且 X 不等于 0 ,它的平方为 X X = 2X + X = 4X + X 4X + 1 2 2 1 1 2 2 1 2 1 2 1 X ) , 由于 X ,X 都为二进制数 ,非“0 ”即“1”,如果 X 不等于“0 ”,则 X (4X + X ) 实际是将 X 左移两位后 2 1 2 2 2 1 2 1 2 与 X 相加 ,然后再与 X 相乘. 因此 , 四位二进制数 Y 的开方运算求得根值 X 后 ,Y = Y - 4X = Y - 4X . 再 2 2 1 1 1 1 ( ) 2 2 ( ) 求 X 后 ,得 Y = Y - X 4X + X ,Y 即为最终的余数. 从 4X 可以看出 ,4X = X 00 . 因此 ,在求开方运 2 2 1 2 1 2 2

文档评论(0)

docinpfd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档