- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PLD器件的命名与选型 EPM7 128 S L C 84-10 EPM7:产品系列为EPM7000系列 128:有128个逻辑宏单元 S:电压为5V,AE为3.3V,B为2.5V L:封装为PLCC,Q代表PQFP等 C:商业级(Commercial)0~70度, I:工业级(Industry),-40~85度 M:军品级(Military),-55~125度 84:管脚数目 10:速度级别 管脚的定义 特殊功能的管脚 电源脚VCC和GND,VCC一般分为VCCINT和VCCIO两种 JTAG管脚:实现在线编程和边界扫描 配置管脚(FPGA):用于由EEPROM配置芯片 信号管脚 专用输入管脚:全局时钟、复位、置位 可随意配置其功能为:输入、输出、双向、三态 PLD的设计步骤 设计输入 原理图输入 使用元件符号和连线等描述 比较直观,但设计大规模的数字系统时则显得繁琐 HDL语言输入 逻辑描述功能强 成为国际标准,便于移植 原理图与HDL的联系与高级语言与汇编语言类似 设计处理 综合和优化 优化:将逻辑化简,去除冗余项,减少设计所耗用的资源 综合:将模块化层次化设计的多个文件合并为一个网表,使设计层次平面化 映射 把设计分为多个适合特定器件内部逻辑资源实现的逻辑小块的形式 布局与布线 将已分割的逻辑小块放到器件内部逻辑资源的具体位置并利用布线资源完成各功能块之间的连接 生成编程文件 生成可供器件编程使用的数据文件 模拟仿真 功能仿真 不考虑信号传输和器件的延时 时序仿真 不同器件的内部延时不一样,不同的布局、布线延时也会有比较大的不同 在线验证 利用实现手段测试器件最终功能和性能指标 在系统编程技术ISP--In System Program 对PLD的逻辑功能可随时进行修改。由Lattice公司率先发明 优点: 方便硬件的调试 方便硬件版本的升级,类似于软件升级 在系统编程技术ISP--In System Program 边界扫描测试技术BST--Boundary Scan Test 据IEEE1149.1标准JTAG,用于解决大规模集成电路的测试问题。 现在新开发的可编程器件都支持边界扫描技术,并将其作为ISP接口。 在DSP开发和嵌入式处理器的开发中应用得非常广泛。 1. VHDL简介 VHDL的历史 VHDL的作用 VHDL的语言特点 VHDL与其它硬件描述语言的比较 VHDL设计概述 从VHDL代码到电路的转化 VHDL的历史 VHDL的作用(1) VHDL的作用(2) VHDL是电子系统设计者和 EDA工具之间的交流界面。EDA工具及 HDL的流行,使电子系统向集成化、大规模和高速度等方向发展。 美国硅谷约有80%的 ASIC和 PGA/CPLD已采用 HDL设计。 VHDL的语言特点(1) VHDL的语言特点(2) VHDL与其它硬件描述语言的比较(1) VHDL与其它硬件描述语言的比较(2) VHDL设计简述 从VHDL代码到电路的转化 一位全加器 Modelsim 6.0的使用步骤 打开Modelsim 6.0 新建一个工程,File-new-project; 往project里添加源文件。分为两种:一种是目标代码,另一种是测试代码testbench; 添加一个work库,File-new-library; 编译源文件,Compile-Compile all; 开始仿真,Simulate-star simulation; 选择testbench文件作为top-level文件; 查看波形,Add-wave 单击run图标 调试 testbench的组织 施加激励 Tb代码的基本特点 Tb代码本身不生成具体的电路,仅供仿真之用; 模板固定,记住即可: 其entity中无需定义in/out port,原因:tb代码的输出信号往往是由设计者手工直接提供,而不是由一组tb的输入信号经过功能运算自动生成的; 需使用process语句,因为所提供的测试用例都是时间相关的,是顺序执行的; 由于无需输入信号,因此其process的敏感信号列表为空; 测试用例往往是手工赋值的,且不生成具体电路,因此不需要使用generic语句来设计多种规格的测试用例; 例1:使用元件实例化方法编写的Tb 同步时序电路的TB中clk的典型写法 ........? process?begin??clk = 0;??wait for 12 ns;??loop???clk = not clk;???wait for 7 ns;??end loop; end process; .......... 需要将端口信号全部定义为signal; 电路内部的一些连线(信号或变
原创力文档


文档评论(0)