微电子第五章基本门电路.ppt

微电子第五章基本门电路,基本逻辑门电路,基本门电路,基本门电路的应用,基本逻辑门电路教案,基本门电路的工作原理,基本门电路实验,门电路,逻辑门电路,与门电路

5.9.4CMOS与或非门及或与非门 从理论上讲,任何复合门和各种组合逻辑电路都可以通过与非门和或非门构成,臂如对于有4个输入端的与或非门可以由图5-37的2个与门和1个或非门构成。 但对于CMOS电路,通常采用简化方法,即将两个晶体管串〔每一晶体管串有2个P沟和2个N沟晶体管)之间加以适当连接而成,如图5-38所示。如果把2个晶体管串之间的连接改在N沟之间,那就得到或与非(OR—AND-NOT)门。 5.9.4CMOS与或非门及或与非门 5.9.5CMOS三态反相器 三态反相门是指,输出逻辑除了为低电平和高电平外,还可得到第三态,即高阳抗态这时输出不受输入A的影响。其电路图及逻辑符号号见图5—39(a).(b)。 三态反相门由1个晶体管串和控制端S组成。当S端为逻辑1时,它如同一普通的反相器;如果S端为逻辑0,则它就处于高阻状态。三态反相门是构成各种类型电路,如多路开关、锁存器、钟控逻辑、输入输出电路等的基础。 5.9.6CMOS多路开关 如果将上述两个三态门线与就可得cM()s多路开关。因为它们各有相反的S输入,因此在任何时候只有一个三态门起作用。其逻辑图及逻辑符号见图5-40。 采用这种由2个N沟管和2个P沟管的晶体管串来构成以上逻辑门时,可减少门的晶体管数。如CMOS多路开关,在采用通常的与非门、或非门构成时需要14个晶体管。若采用上述方法,则只要8个晶体管就够

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档