- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
低功耗高性价比FPGA器件增添多项新功能.pdf
技术前沿
低功耗高性价比FPGA器件增添多项新功能
串行接u常用于芯片至芯片和电路板 3GsERDEs,在同粪产品中是首款拥有DDR,
至电路板之间的数据传输。随着系统
的带宽不断增加至多吉比特范围,并行接口 sll∞适用于高性能射额、基带和图像信号处
已经破高速串行链接,或sERDEs(串化嚣,理。LaniceEcP3FPGA还提供中档FPGA系
解串嚣)所取代。然而,基于sERDEs的FPG^列中最快的LvDs∞.能够处理lGbps速率
往往价格昂贵.因为它们都是针对高端应用 的输人和输出信号,还有高选68MB的嵌入
的FPOA器件。藁追思rLanice伴导体公司在式存储器。逻辑密度的范围从17KLuT剑
这应用领域已经推出两教{匠成本带有 149KLUT.用户的I,O数目高迭586个。
sERDEs的FPGA器件系列基础上.日前又陈l电之外,L删∞EcP3FPGA系列的多种
推出采用富士通公司先进的低功耗工艺、目 创新特性还体现在以下几个方面:一,符合
前业界首款最低功耗与价格、井拥有
个sERD髓模块都具有混合井能够匹配多种西
sERDEs功能的FPGA器件—一中档的,采
用65nm工艺技术的L删。吨cn系列。 设的能力。包括阿Exm螂、c州,oB洲.
藁迪恩高级副总裁兼高密度解决方案总
经理sean FPGA系列门设计了sERDEs腰cs块,使短延迟变化的
mIey表示.LaⅢceBcP3
拥有符合xAuI抖动标准的多协议32G cPRI链路l殳计能用于远程射额头连接的无线
sERDEs,DDR3存储器接口、具有强大的DSP基站。三,符合sⅦ1E串行数字接口标准,每
功能.高密度的片上存储嚣.以及多达149K
的LuT,所有这些器件的功耗与价格但是具脚棚视频广播信号,这种功能是莱迪思
有sERDEs功能FPGA的竞争器件的一半。独有的技术。拥有三建率支持功能且无需采用
sean嘶ky介绍.L州i∞BcP3的静态功任何过采样技术.能尽可能少地消耗功率一四.
耗与竞争对手的同娄产品相比要低干85%, 通过组合多个DsPm雠.可实现36位o36位
总的功耗低干50%。其原因是在工艺制程上 的熏法和累加模块,每个d肼都能以500Ⅶ乜
采用了可变的通道长度、优化了晶体管,改进 的额串工作。五,具有加叽蜥的DDR3存储
布线等方法,从而对功耗进行了优化,可以最 器接口,并有内置的读和写可调采量的功能l
低的功耗实现高速串行协议。 六,输入延时蜘的1G岫LⅦsⅣo,能与高性
vhnlceEc口3FPGA* 据了解.低功耗L肌i∞EcP3FPGA系列能的ADc和D^c相连接。
枸圈· 有5个成螗,它们都能培雏符台标准的多协议 SeanRlkv说.LamccEcP3FPOA由干
拥有了这些功能,非常适合于大批量的成本
和功耗敏感的无线基础设施和有线接人设备
的开发,以殛视频和图像方面的应用。
与此同时,莱迪思还推出了is口LEvER
文档评论(0)