2000年国防科技大学计算机原理和系统结构试题.docVIP

2000年国防科技大学计算机原理和系统结构试题.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
国防科技大学研究生院2000年硕士生入学考试 计算机原理与系统结构试题 一.解释下列名词、术语的含义(每个2分,共20分) 计算机体系结构 2.透明性 3. 指令集系统的规整性 4. 非线性流水线 5. 并行处理机 6. 指令周期 7. 寻址技术 8. 选择通道 9. 通道程序 10. 自同步能力 二.填空(每空1分,共20分) (第1——4小题必做,在第5——13小题中,或做第5——8小题,或做第9——13小题) 1.一般说来,按照CPU内部操作数的存储方式,可以将机器指令集结构分为:( )( )和( )。 2.单机和多机并行性发展的技术途径有( )、( )和( )。 3.存储器层次结构设计技术的基本依据是程序( )ache----主存”层次的目的是为了( )。 6.描述向量的数据的参数有:(     )、(      )、( )。 7.程序循环是用(    )来实现的,而微程序循环是用( )来实现的。 8.可擦写光盘是通过( )效应实现写入信息的,而读书信息则是通过( )实现的。 9.DMA与CPU访问冲突的处理方式有(     )、( )、( )三种。 三、简答以下问题(每个3分,共12分) 简述CISC结构计算机的缺点和RISC结构计算机的设计原则。 全相联和直接相联相比,各有何优缺点? 程序控制指令有什么功能?它主要包括哪些指令? 试述DMA传送数据与通道传送数据有何区别、? 四.计算题(每个5分,共20分) (第1~3小题必做,在第4、第5小题中,或做第4小题,或做第5小题。) 假设在某串行处理机上运行的一个程序,该程序的可并行化程序段执行时间占整个程序执行时间的80% 。现将该程序运行在一台并行处理机上,假设并行处理机对并行化程序段执行的加速比为Sn ,且不改变其它非并行化程序段(串行程序段)的执行时间,求该并行处理机对该程序的加速比,以及该加速比的峰值,从中可以得到什么启示? 某计算机中使用32KB的Cache,分别用于存放指令和数据,其失效率分别为0.39%(指令Cache)和4.82%(数据Cache)。假设所有存储访问操作的75%为取指令操作,25%为访问数据操作,Cache的命中时间(即访问命中时所需要的时间)为1个时钟周期。失效开销为50个时钟周期。试计算平均访问时间。 3. 4.一组数组多路通道,每传送8K字节选择一次设备,选择设备的时间为1ns,传送一个字节的时间为125ns,其连接4台硬盘,3台磁光盘,它的数据传输率分别为4MB/ST 2MB/S。试求该通道的极限流量和实际最大的流量。 该存储器层次结构的平均访问时间; (2) 和直接对主存进行访问相比,该存储器层次结构访问时间加速比是多少?加速比的最大值是多少? 五、综合题(统考生做1、2、3、4,单考生做1、2、3、4或5、6、7、8,每小题7分,共28分) 在500MHz的DLX流水线上运行如下代码序列: loop: LW F1,0(R2) ADDF F1,F1,#1 SW F1,0(R2) ADDI R2,R2,#4 SUB R4,R3,R2 BNZ R4,loop 其中,R3的初值 R2 + 396。假设在整个代码序列的运行过程中所有的存储器访问都是命中的,并且在一个时钟周期中对同一个寄存器的读操作和写操作可以通过寄存器文件“定向”,假设该DLX流水线有正常的定向路径和一个单周期延迟分支,以最大程度加速上述指令序列的执行为目标,请对该循环中的指令进行调度(你可以重新组织指令的顺序,也可以修改指令的操作数,但是注意不要增加指令的条数)。请画出该指令序列的执行的流水线时空图,并计算执行上述简单循环所需的时钟周期数。其MIPS和MFLOPS各是多少? 为了解决计算机系统中的I/O和Cache一致性问题,现将输入输出总线和Cache相联,直接将磁盘页面读入Cache。假设: ( 1 )每个页面为16KB,Cache块为64B ( 2 )I/O操作所对应的新页的地址不在Cache中且CPU不会访问新页中的任何数据。I/O系统缓冲器能够存储一个64B的块。CPU不会访问新页中的任何数据。 ( 3 )Cache中95%的被替换块将会被再次读取,并引发一次Cache失效;访问或失效在所有Cache块中均匀分布,Cache使用写回策略。平均50%的块被修改过

您可能关注的文档

文档评论(0)

jhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档