《基于FPGA的低成本长距离高速传输系统的设计与实现(VHDL 无程序啊)》.pdf

《基于FPGA的低成本长距离高速传输系统的设计与实现(VHDL 无程序啊)》.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《基于FPGA的低成本长距离高速传输系统的设计与实现(VHDL 无程序啊)》.pdf

基于FPGA 的低成本长距离高速传输系统的设计与实现 王康 郭智勇 (电子科技大学通信与信息工程学院 成都 611731 ) 摘要:为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设 计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传 输。系统所需的8B/10B 编解码、数据时钟恢复 CDR 、串/并行转换电路、误码 率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复 杂度和成本,提高了系统集成度和稳定性。 关键词:数据传输、高速、远距离、FPGA 、LVDS 中图分类号: TP302 . 2 文献标志码:A Design and Implementation of Low-cost Long-distance High-speed Data Transmission System Based on FPGA WANG Kang, GUO Zhi Yong (School of Communication and information Engineering, , University of Electronic Science and Technology of China , Chengdu , 611731 ) Abstract: To solve the speed bottle-neck and long-distance transmission in current high-speed signal processing system, a scheme for high-speed data transmission system was proposed and implemented based on field programmable gate array FPGA . With the LVDS signal produced by Altera Cyclone III FPGA I/O channel, the system completed the high-speed data ,long-distance transmission stably. 8B/10B coder and decoder ,clock data recovery CDR ,string/parallel transition circuit, BER calculation module were all designed with VHDL in FPGA, witch reduce the complexity and costs of interconnected system ,improve the system integration and stability. Keywords :Data Transmission, High-speed, Long-distance, FPGA, LVDS 0.引言: 在地质勘探、工业环境监测、大型科学实验等领域中需要将实时采集到的大 量数据以较高的速率传输距离较远,复杂而庞大的数据传输任务给传输系统的设 计带来极大的挑战。目前常见的远距离高速传输方案多采用较为复杂的光纤通道 等方案,系统的成本、设计难度、体积和功耗都相对较大,限制了其应用场合。 LVDS (Low Voltage Differential Signaling )是一种小振幅差分信号技术,它 允许单个信道传输速率达到每秒数百兆比特,其特有的低振幅及恒流源模式驱动 [1] 只产生极低的噪声,消耗非常小的功率 。LVDS 是目前常见的高速数据传输方 案,但其多用于芯片间、背板间或设备间进行近距离的数据传输。 本文中提出的高速数据远距离传输系统方案以Altera 公司Cyclone III 系列低 成本FPGA 芯片EP3C5E144C8 的为核心,以LVDS 信号为基础,通过增加信道 编码、数据时钟恢复、预加重和均衡等技术,保证了数据传输的稳定性和同步性。 保证采用UTP-5 双绞线为传输介质时传输速率不低于400Mbps ,传输距离为50 米时上的,实现低成本的远距离高速数据传输。 1.方案总体设计: LVDS 信号一种低振幅高速差分信号,由于其电气特性决定了其传输距离有 限。为了满足系统使用UTP-5 双绞线实现距离50m 的

文档评论(0)

qspd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档