数字电路EDA设计与应用 作者 聂小燕 鲁才 第7章 如虎添翼――DSP Builder设计.pptVIP

数字电路EDA设计与应用 作者 聂小燕 鲁才 第7章 如虎添翼――DSP Builder设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7章 如虎添翼――DSP Builder设计 7.1 DSP Builder简介 7.2 DSP Builder安装 7.3 DSP Builder设计流程 7.4 幅度调制器设计 7.1 DSP Builder简介 Altera可编程逻辑器件(PLD)中的DSP系统设计需要高级算法和HDL开发工具。 DSP Builder在算法友好的开发环境中帮助设计人员生成DSP设计硬件表征,从而缩短了DSP设计周期。 已有的MATLAB函数和Simulink模块可以和Altera DSP Builder模块以及Altera知识产权(IP)MegaCore功能相结合,将系统级设计实现和DSP算法开发相链接。DSP Builder支持系统、算法和硬件设计共享一个公共开发平台。 7.2 DSP Builder安装 7.2.1 软件要求 要使MATLAB、DSP Builder和Quartus II三个工具软件成功实现联合开发,在软件的版本方面有一定的要求。 这里,可以打开Altera官方网站/support/ip/dsp/ips-dsp-version.html,上面给出了各软件版本的要求。 7.2.2 DSP Builder软件安装 在安装DSP Builder之前,首先安装Matlab和Simulink软件以及QuartusⅡ软件。 DSP Builder软件安装步骤如下: (1)关闭以下应用软件:QuartusⅡ、MAX+PLUSⅡ、Synplify、Matlab和Simulink以及ModelSim。 (2)双击DSP Builder软件安装程序。在出现的安装向导中,根据提示操作即可完成DSP Builder的安装。 注意,在安装过程中需要选择QuartusⅡ的安装目录,如图7-2所示。因此QuartusⅡ软件的安装必须在DSP Builder之前。 在安装过程中还要选择与DSP Builder兼容的Matlab版本。提前安装的Matlab7.1会出现在该对话框中,如图7-3所示。如果安装的Matlab版本不符合要求,则不会在此对话框中出现。 7.2.3 授权文件的安装 在使用DSP Builder之前,必须得到Altera的授权文件。如果没有安装DSP Builder的授权文件,用户只能用DSP Builder模块建立Simulink模型,但不能生成硬件描述语言(HDL)文件或Tcl脚本文件。 DSP Builder授权文件的安装方法有两种:直接将授权文件的内容粘贴到Quartus Ⅱ授权文件(license.dat)中,或在Quartus Ⅱ软件中单独指定DSP Builder授权文件。 7.3 DSP Builder设计流程 DSP Builder提供了一个无缝链接的设计流程,允许设计者在Matlab软件中完成算法设计,在Simulink软件中完成系统集成,然后通过SignalCompiler模块生成在Quartus Ⅱ软件中可以使用的硬件描述语言文件。 DSP Builder的SignalCompiler块读入Simulink模型文件(.mdl),该模型文件是用DSP Builder和MegaCore块生成的,然后生成VHDL文件和Tcl脚本文件,用于综合、硬件的实现以及仿真。 除了全新的具有软件和硬件开发优势的设计流程之外,Altera DSP系统体系解决方案还引入了先进的Stratix和Stratix Ⅱ系列FPGA开发平台。 Stratix器件是Altera第一款提供嵌入式DSP块的FPGA,其中包括能够有效完成高性能DSP功能的乘法累加器(MAC)结构。Stratix Ⅱ FPGA能够提供比Stratix器件高四倍的DSP带宽,更适合于超高性能DSP应用。 7.4 幅度调制器设计 本节利用DSP Builder软件提供的一个幅度调制设计实例来说明DSP Builder设计过程。 该设计实例文件在DSP Builder安装目录\DesignExamples\Tutorials\GettingStartedSinMdl文件夹中,DSP Builder安装目录默认都是在Quartus安装目录下。 该设计包括正弦波发生器模块、积分乘法器模块和延时单元,每个模块都是参数可变的 7.4.1 建立Simulink设计模型 7.4.2 Simulink模型仿真 Simulink具有强大的图形化仿真验证功能。用DSP Builder建立一个新的模型后,可以直接在Simulink中进行算法级、系统级仿真验证。 7.4.3 Simulink模型编译 在完成Simulink软件中的模型设计,仿真成功后,就需要把设计转到硬件上加以实现。这是整个DSP Builder

您可能关注的文档

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档