EDA技术入门与提高 第二版 王行 全书 第4章新.pptVIP

  • 12
  • 0
  • 约4.1万字
  • 约 304页
  • 2015-12-15 发布于广东
  • 举报

EDA技术入门与提高 第二版 王行 全书 第4章新.ppt

第4章 图形输入设计方法      4.1 4位加法器设计实例   本节将通过一个4位加法器的设计实例来介绍采用图形输入方式进行简单逻辑设计的步骤。 4.1.1 4位加法器逻辑设计   4位加法器是一种可实现两个4位二进制数的加法操作的器件,其输入/输出端口如图4.1所示。输入为两个4位二进制的被加数A和B,以及输入进位位Ci,输出为一个4位二进制和数D和输出进位位Co。 图4.1 4位加法器端口   4位加法器的顶层结构如图4.2所示,由一个半加器和三个全加器串接而成。工作时,首先是低位A1与B1两位数相加,得出最低位的和数D1和进位位C1,然后第二位加数A2、B2以及第一位全加运算后的进位输出C1进行全加操作,得到和数的第二位D2和进位位C2,依次类推,最终获得 4 位和数D4和进位位Co。   半加操作就是求两个加数A、B的和,输出本位和数S及进位数C,其逻辑状态如表4.1所示。 图4.2 4位加法器的顶层结构 图4.3 半加器逻辑结构 4.1.2 半加器模块设计过程   在进行半加器模块逻辑设计时,采用由上至下的设计方法,在进行设计输入时,需要由下至上分级输入,本节将介绍使用Quartus?Ⅱ?7.2 “Graphic Editor”进行设计输入的步骤。   (1) 双击桌面上的Quartus?Ⅱ?7.2快捷图标,打开如图4.5所示的“Quar

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档