- 45
- 0
- 约9.89千字
- 约 69页
- 2015-12-24 发布于广东
- 举报
Pentium微处理器 Pentium Pro微处理器是Intel公司1995年发布的比Pentium更为先进的微处理器。采用0.35mm工艺,具有3条超标量流水线、3个并行的译码器、5个执行单元、2个一级8KB高速缓存(一个8KB指令高速缓存和一个8KB数据高速缓存)和一个256KB的二级高速缓存(位于一次高速缓存和内存之间)。 Pentium Pro为多芯片模式,或称为双腔PGA(Pin-Grid Array)结构,即将CPU芯片和二级高速缓存封装在一个387针的陶瓷外壳内。CPU芯片集成了5.5百万个晶体管,而256KB二级高速缓存中集成了15.5百万个晶体管。 微处理器的多核技术 所谓双核心处理器,简单地说就是在一块CPU基板上集成两个处理器核心,并通过并行总线将各处理器核心连接起来。双核心并不是一个新概念,而只是单芯片多处理器 (Chip Multi Processors,CMP)中最基本、最简单、最容易实现的一种类型。 多核技术 多内核是指在一枚处理器中集成两个或多个完整的计算引擎(内核),多核处理器是单枚芯片(也称为“硅核”),能够直接插入单一的处理器插槽中,但操作系统会利用所有相关的资源,将它的每个执行内核作为分立的逻辑处理器。通过在两个执行内核之间划分任务,多核处理器可在特定的时钟周期内执行更多任务。 小 结 通过计算机的组成原理,介绍了微机的微处理器、内存、I/O接口等部件。其中掌握了物理地址与逻辑地址的关系,就可以顺利地理解和掌握后续章节的相关知识。 本章习题 一 选择题 1. 8086微处理器可以分成两个部件,它们是 。 A. 运算器和控制器 B. 运算器和寄存器 C. 寄存器组和标志寄存器 D. 分析指令和执行指令部件 2. 8086 CPU中的IP的作用是 。 A. 保存放置在数据总线上的数据。 B. 装有将要执行的下一条指令的段内地址。 C. 保存被译码的指令操作码。 D. 装有当前正在执行指令的段地址。 3. 在8086最小方式的读操作时序中,一个基本的总线读周期包含4个状态,T1、T2、T3和T4。在存储器和外设的速度较慢时,要在 之后插入一个或者几个等待周期TW。 A. T1 B. T2 C. T3 D. T4 4. 假设某处理器具有2MB的寻址能力,则该处理器具有的地址线条数是 。 A. 16条 B.8条 C. 20条 D. 21条 5. 8086CPU中,控制线和的作用是 。 A.数据收发器方向控制 B.存储器存取操作控制 C.存储器片选控制 D.地址/数据线分离控制 6.8086CPU中,确定下一条指令的物理地址的算术表达式为 。 A.CS×16+IP B.DS×16+SI C.SS×16+SP D.ES×16+DI 7.16个字数据存储区的首址为70A0H:DDF6H,末字单元的物理地址为 。 A. 7E7F6H B. 7E816H C.7E814H D. 7E7F8H 8.8个字节数据存储区的首址为70A0H:DDF6H,末字节单元的物理地址为 。 A.7E7F6H B. 7E7FEH C. 7E714H D. 7E7FDH 作业 P54 二题 ,第三题的1,2,3,4小题 在线教务辅导网: 更多课程配套课件资源请访问在线教务辅导网 8086与8088在引脚上的区别 8086微处理器 16位AD复用 BHE高八位数据总线允许 M/IO引脚选择存储器/接口电路 8088微处理器 8位AD复用 不用 M/IO引脚选择存储器/接口电路 8088 CPU的引线及功能 引脚定义的方法可分为 每个引脚只传送一种信息(RD等) 引脚电平的高低不同的信号(IO/M等) CPU工作于不同方式有不同的名称和定义(WR/LOCK 等) 分时复用引脚(AD7 ~ AD0 等) 引脚的输入和输出分别传送不同的信息(RQ/GT) 最小模式下主要引线 MN/MX=1时工作于最小模式 AD7~AD0:三态,地址/数据复用线。ALE有效时为地 址的低8位。地址信号有效时为输出,传送 数据信号时为双向。 A19~A16:三态,输出。高4位地址信号,与状态信号 S6-S3分时复用。 A15~A8 :三态,输出。输出8位地址信
原创力文档

文档评论(0)