时序设计与分析.pptVIP

  • 2
  • 0
  • 约3.27千字
  • 约 41页
  • 2016-01-08 发布于湖北
  • 举报
时序设计与分析.ppt

时序设计与分析 Suely. Xu Definition of timing on the I2C-bus 时钟缓冲器 时序预算 时钟抖动 电源过滤 PCB布线 时钟端接 电磁干扰 时钟缓冲器 偏斜: 同时发生的两个信号在到达时间上的差异。 1、驱动器件的输出偏斜——内部偏斜 2、电路板线路的布线差异引起的电路板延时的差异——外部偏斜 时钟缓冲器 时钟缓冲器 在当今的时钟驱动器结构中,有两种主要类型: 1、缓冲器类型的器件(不带锁相环) 2、反馈类型的器件(带锁相环)。 时钟缓冲器 在缓冲器类型的(不带锁相环)时钟驱动器中,输入波通过器件传送,并被输出缓冲器“再次驱动”。此输出信号直接跟随输入信号,并有5ns到15ns以上的延时(tPD) 反馈类型的器件通常基于一个或多个锁相环,这些锁相环路用于校准反馈输入和基准输入的相位和频率。由于反馈输入是输出引脚的反射,则传送延时可得到有效消除。 缓冲器类型 这些器件仍面临着器件传送延时的问题。所有这些器件的传送延时大约是5ns。在同时需要校准缓冲器基准时钟和缓冲器输出的系统中,这些延时将导致偏斜。 也没有进行相位调整或倍乘输出的能力。必须使用昂贵的元件和耗时的电路板布线技术来补偿这些缓冲器样式的时钟驱动器器件的功能性缺点。

文档评论(0)

1亿VIP精品文档

相关文档