VHDL语言各种分频器的设计..ppt

VHDL语言各种分频器的设计..ppt

专题二. 经典模块设计 专题内容: 1. 分频器的原理 2. 二进制分频器的设计 3. 偶数分频器的设计 4. 奇数分频器的设计 5. 占空比可调的分频器的设计 6. 小数分频器的设计 1. 分频器的原理 分频器就是对较高频率的信号进行分频,得到较低频率的信号。 常见的分频器有二进制分频器、偶数分频器、奇数分频器、占空比可调的分频器和小数分频器。 分频系数(倍率) rate=fin / fout 2. 二进制分频器的设计 二进制分频就是对输入时钟进行2的整数次幂分频。 设计原理:(rate=2N,N是整数) 定义一个N位的计数器,对输入的时钟脉冲进行计数,计数结果的第N-1位就是对输入时钟的2的N次幂分频。将相应的位数取出即可得到分频时钟。 二进制分频器的VHDL源程序 Library ieee; Use ieee.std_logic_1164.all; Use ieee.std_logic_unsigned.all; Use ieee.std_logic_arith.all; Entity fdiv is generic(N: integer:=3); --rate=2N,N为正整数 port( clkin: IN std_logic; clkout: OUT std_logic ); End fd

文档评论(0)

1亿VIP精品文档

相关文档