最新C硬件结构和原理(补充灌电流与拉电流)[new].ppt

最新C硬件结构和原理(补充灌电流与拉电流)[new].ppt

2.7.3 P2口 P2口作为普通I/O口 CPU发出控制电平“0” ,使多路开关MUX倒向锁存器输出Q端,构成一个准双 向口。其功能与P1相同。 2.7.3 P2口 2. P2口作为地址总线 在系统扩展片外程序存储器扩展数据存储器且容量超过256B (用MOVX @DPTR指令)时,CPU发出控制电平“1”,使多路开关MUX倒内 部地址线。此时,P2输出高8位地址。 2.7.4 P3口 P3口是多功能端口。 一、作通用I/O口用:①输出:当W=1时(由内部硬件自动置W为高电平),输出Q端的信号(即输出内部数据) ②输入时:先向端口写“1”,即锁存器Q端为“1”。 2.7.4 P3口 P3口的第二功能 口线 替代的第二功能 P3.0 RXD(串行口输入) P3.1 TXD(串行口输出) P3.2 INT0(外部中断0输入) P3.3 INT1 (外部中断1输入) P3.4 T0(定时器0的外部输入) P3.5 T1 (定时器1的外部输入) P3.6 WR(片外数据存储器“写选通控制”输出) P3.7 RD (片外数据存储器“读选通控制”输出) 2.7.4 P3口 二、P3口作为第二功能(内部硬件自动使Q=1) 此时引脚部分输入(Q=1、W=1) 。 例如:P3.0作为串行口输入 2.7.4 P3口 P3口

文档评论(0)

1亿VIP精品文档

相关文档