数字逻辑试卷1答案.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑试卷1答案.doc

上海应用技术学院2007—2008学年第 1 学期 《数字电子技术》期(末)(A)试卷 课程代码: B2031151 学分: 3.5 考试时间: 100 分钟 课程序号: 2058 2043 班级: 学号: 姓名: 我已阅读了有关的考试规定和纪律要求,愿意在考试中遵守《考场规则》,如有违反将愿接受相应的处理。 题 号 一 二 三 四 五 六 七 八 九 十 总 分 应得分 20 10 8 16 8 16 10 12 100 实得分 试卷共 6 页,请先查看试卷有无缺页,然后答题。 一、选择填空(20分) 1.十进制数用8421BCD码表示为 (a)110 110 (b)0011 0110 (c)100101 (d)10101 2.欲将2输入端的与非门作非门使用,其多余输入端的接法是 a 。 (a)接高电平 (b)接低电平 (c)悬空 (d)接地 3.若实现6-64线译码电路,至少需要( c ) (a)2 (b)4 (c)8 (d)16 4.8421BCD编码器的输入变量为( c )个。 (a)8 (b)4 (c)10 (d)7 5.为实现将JK触发器转换为D触发器,应使 (a)J=D,K= (b)K=D,J= (c)J=K=D (d)J=K= 6.若4位同步二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是( b )。 (a)0011 (b)1011 (c)110l (d)1110 7.一个128Kх8的存储系统,至少需要( b )根地址线。 (a)7 (b) 17 (c) 8 (d) 10 8.下列器件属于移位寄存器的是( d ) (a)74LS00 (b)74LS161 (c)74LS247 (d)74LS194 9.施密特触发器输出矩形脉冲的频率( d )。 (a)高于输入信号频率 (b)低于输入信号频率 (c)与输入信号频率无关 (d)等于输入信号频率 10.改变倒T形电阻网络DAC的( d ),可以改变DAC的单位量化电压(能分辨的最小输出电压)。 (a)U△ (b)VCC (c)VEE (d)VREF 二、用卡诺图法化简函数。 (10分) (1) 解:本题的卡诺图如图1所示: (2) 解:本题的卡诺图如图2所示: 三、求下列TTL电路中的 Y1~Y5。(8分) 解:对TTL门来说,3V电压代表高电平,所以 对TTL门来说,0.2V电压代表低电平,所以 1 对TTL门来说,通过200Ω电阻接地代表低电平,所以 对TTL门来说,通过200Ω电阻接电源代表高电平,所以 四、设计一个交通控制信号灯的报警电路,若出现信号灯的无效组合(同一时间只有一个灯亮为有效),就发出报警信号。(红、黄、绿灯用A、B、C表示,报警信号用L表示)。要求分别用与非门和八选一数据选择器74LS151进行设计(有两个设计电路)。(16分) 151真值表如下: 解:红、绿、黄灯分别用A、B、C来表示,报警信号用L表示,其中1表示灯亮,0表示灯灭;L=1表示发出报警信号。 由此可以列出其真值表如下表: A B C L 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 由真值表可以写出其逻辑表达式如下 利用卡诺图对上式化简得到其最简表达式如下: 第一种设计方法:用与非门来实现 将上式化简成最简与非–与非表达式: 得出其逻辑图如图4所示: 第二种设计方法:用数据选择器151来实现如图5所示。 五、如图电路 分别列出JK触发器、D触发器的简化功能表和特性方程; 对应CP画出Q1、Q2的波形。(设触发器初始状态均为0态)(8分) 解: 1.D触发器的特性方程: JK触发器的特性方程:

文档评论(0)

cai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档