CMOS模拟集成电路设计ch9运算放大器.pptVIP

  • 8
  • 0
  • 约4.43千字
  • 约 39页
  • 2016-03-03 发布于重庆
  • 举报
CMOS模拟集成电路设计ch9运算放大器.ppt

CMOS模拟集成电路设计 运算放大器 提纲 1、概述 2、一级运放 3、两级运放 4、增益的提高 5、共模反馈 6、输入范围限制 7、转换速率 8、电源抑制 9、运放的噪声 1、概述 “运算放大器(运放)” 高增益的差动放大器 1.1 性能参数 2、一级运放 基本电路结构 套筒式共源共栅运放(telescopic cascode op amp) 折叠共源共栅运放(folded cascode op amp) 折叠共源共栅运放(续) 折叠共源共栅运放(续) 折叠共源共栅运放(续) 3、两级运放 基本电路结构 4、增益的提高 Gm,Rout 高增益差动共源共栅级结构 高增益差动共源共栅级结构(续) 5、共模反馈 电路的失配使电路产生“共模误差” 右图的pmos电流源做负载的电路的共模电平不容易确定 失配使电流出现误差,进而影响晶体管的工作状态(脱离饱和区) CM不能通过差动反馈达到稳定。 检测输出共模电平 检测输出共模电平(续) 控制共模电平 控制共模电平(续) 控制共模电平(续) 控制共模电平(续) 6、输入范围限制 大的共模输入范围 大的共模输入范围(续) 7、转换速率 Review:小信号下,RC网络,阶跃 7、转换速率 转换速率(压摆率):输入阶跃信号幅度很大时,实际的输出表现具有近似为常数的斜率,该常数定义为转换速率。

文档评论(0)

1亿VIP精品文档

相关文档